This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP8.3867万CS:SGMII延迟和时钟分配树

Guru**** 2353820 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/654941/dp83867cs-sgmii-latency-and-clock-distribution-tree

部件号:DP8.3867万CS

你好

我们正在设计延迟敏感型应用程序,该应用程序基于在多个远程板上精确生成触发器。 为此,我们希望在主板之间建立千兆位链路,并使用从设备上恢复的时钟来同步设备。 我们的目标是无抖动传输以及低和确定性延迟。 所有触发器必须在所需的8纳秒窗口内输出。 为此,我们对TI的DP8.3867万CS IC感兴趣。 PHY将通过SGMII连接到Xilinx Artix7 FPGA。

我们有一些问题:

1.什么是SGMII延迟? 我在这个主题上发现了一个锁定的线程,但TI尚未发布任何测量值。 请告诉我是否已完成任何测试以及发现最小最大延迟是多少。

2.由于我们对等于或小于8纳秒的触发抖动感兴趣,因此相关参考时钟如何相互参照至关重要。 这就是为什么我想知道数据表的第8.3 3节“时钟输出”中提到的DP8.3867万CS“本地参考时钟,以太网传输时钟和以太网接收时钟”之间的关系。 哪些时钟是从25MHz振荡器派生的,它们与从FPGA数据流提取到TI PHY的SGMII恢复时钟有何关系?

提前感谢您的参与。

此致

Valentin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Valentin,

    由于此信息未发布,我们将使对话脱机。 请在E2E上给我发送一封私人邮件,我们可以在那里为您提供帮助。

    此致,
    Aniruddha
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Aniruddha

    我尝试通过E2E网站与您"联系",但没有得到您的任何答复。

    您是否收到了我的消息?


    此致
    Valentin
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好

    对于我的问题,我仍然没有得到任何答案或信息。 我试图与您联系,但没有得到任何反应。
    是否就此主题采取了任何措施? 我们的时间不长,我们需要SGMII规范来决定是否将DP8.3867万CS集成到我们的设计中。

    此致
    Valentin
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Valentin,

    我将回复您的私人信息,我们可以继续在那里进行对话。

    此致,
    Aniruddha