This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP8.3848万C:要求查看dp8.3848万示意图

Guru**** 2005520 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/654930/dp83848c-asking-for-the-dp83848-schematic-review

部件号:DP8.3848万C

大家好,
客户正在设计dp8.3848万。 请帮助您复习dp8.3848万原理图吗?
标有红色块,请帮助检查电阻器变流。
请提供您的意见。

谢谢!
SHH

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    SHH您好,

    我们将在本周结束前进行查看并提供反馈。 我们还提供了设计和布局指南,客户可在此参考: www.ti.com/.../snla079d.pdf

    此致,
    Aniruddha
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    SHH您好,
    请在下面找到我的评论,

    确保RBIAS为4.87kohm 1 % 电阻
    请检查PHY与RJ45连接器之间的连接。 PHY的TD+/-应连接到RJ45的TD+/-。 这同样适用于RD+/-。 RJ-45上磁性元件的中心分接头(CT)应向上拉至AVDD,每个CT上的0.1uF去耦合盖应接地。 “TPI网络电路”数据表部分包含参考图。
    TD+/-和RD+/-引脚上的上拉电阻应为49.9ohms 1 %
    MDIO上拉电阻应为1.5kohm
    RX_CLK不应连接到PHY的XI,只连接晶体就足够了
    确保晶体和磁性符合数据表中提到的要求。
    将49.9欧姆电阻网络放置在靠近PHY的位置。 CT去耦合盖应放置在靠近磁性元件的位置。
    PFBOUT,PFBIN1和PFBIN2的去耦帽应靠近各自的引脚。
    查看设计和布局指南以了解更多信息: www.ti.com/.../snla079d.pdf

    此致,
    Aniruddha