This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP401:TFP401/401A:SCDT's低。

Guru**** 2005515 points
Other Parts Discussed in Thread: TFP401, TFP401A, TFP403
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/565596/tfp401-tfp401-401a-condition-of-scdt-s-low

部件号:TFP401
在“Thread:”, “TFP403”中讨论的其他部件

您好,

 我们注意到"特殊和差别待遇降低"。   根据TFP401/401A数据表[SLDS120G],可以找到以下句子。

 

当100万(1e6)个像素时钟周期在DE上没有转换时,TFP401/401A会认为链路处于非活动状态,SCDT会被驱动为低电平。 当100万(1e6)个像素时钟周期在DE上没有转换时,TFP401/401A会认为链路处于非活动状态,SCDT会被驱动为低电平。

 

 我们有两个问题。   TFP401/401A在什么情况下观察到无DE转换?   此外,当SCDT较低时,输出的数据是什么?   我们 不知道如何解决此问题。   请告诉我。

 

谢谢,此致,

Hattori先生。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,
    从TMDS流对DE进行解码,如果SCDT过低,则TMDS流在DE中携带较低的,当DE为低时,TFP401将在QE[]/QO[]上输出与接收到的TMDS信号对应的值, 当DE为低电平时,TMDS信号应承载消隐信息。
    您应仔细检查TMDS信号源,确保输出正确的信号。
    它是否在多个时钟频率下发生?
    您能否分享您的原理图?
    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    因为我不理解HDMI的规格,请告诉我DE是如何解码的。

    以下哪项是正确的?

    A.它是在消隐时从HSYNC,VSYNC的正时创建的。
    B.它由数据包创建。
    C.其他。

    此致,
    西格宏(Shigehiro Tsuda)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,
    您的图形处理器在传输视频数据时将设置DE=HIGH,并在空白期间将DE=LOW,在这些空白期间将传输VSYNC,HSYNC和CTL[]信号。
    TFP401将获取TMDS流并对其进行反序列化,然后在DE上查看脱机数据以了解转换,如果数据表中每个指定时间都没有转换,则TFP401将“假定”没有有效数据,从而将SCDT设置为低。

    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Elias:

    感谢您的快速回复。

    还有一个问题。
    HSYNC/VSYNC输出是否从反序列化数据形成?
    在TFP401A器件本身将数据输出为零的情况下,是否可能实现?

    此致,
    西格宏(Shigehiro Tsuda)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,
    是的,同步信号从TMDS流解码,TFP401A本身不可能输出全零信号,当没有有效的TMDS输入时,TFP401A将输出带有随机数据的自由运行时钟信号,这就是为什么将SCDT连接到PDO#很有用的原因

    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Elias:

    感谢您的快速回复。

    我理解您的回答。

    还有一个问题。
    当HDMI的噪音导致定时异常时,以下信号如何变为?
    1.双同步
    2.VSYNC
    3.德语
    4.数据
    当正时正常后正常返回时,将返回哪个计时?
    答 在1个vsync后
    B. 2 vsync后
    C.除此之外

    此致,
    西格宏(Shigehiro Tsuda)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Elias:

    感谢您的快速回复。

    我理解您的回答。

    还有一个问题。
    当HDMI的噪音导致定时异常时,以下信号如何变为?
    1.双同步
    2.VSYNC
    3.德语
    4.数据

    当正时正常后正常返回时,将返回哪个计时?
    A. 1 V同步后
    B.在2 V同步后
    C.除此之外

    此致,
    西格宏(Shigehiro Tsuda)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,
    上述所有信号都将受到无效TMDS流的影响。
    从第一个有效的DE到输出数据的转换将需要1600 TPix。

    tpix是定义为RXC时钟输入周期的像素时间
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Elias:

    感谢您的快速回复。
    我理解你的详细解释。

    还有一个问题。
    即使通过噪音将异常信号输入到TFP401中,也没有停止TMDS流数据输入的功能,并且通过理解输出已发送的数据是否正确?

    此致,
    西格宏(Shigehiro Tsuda)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,
    正确。
    我们建议将SCDT连接到PDOz,这样,只要TMDS信号无效,SCDT将变低并将关闭输出驱动器。
    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Elias:

    感谢您的快速回复。

    还有一个问题。
    以下是TFP401的ERatta中的描述。

    www.tij.co.jp/.../sllz036.pdf

    2.同步检测说明
    2.1 对文档的更改:

    TFPX01提供了一个输出SCDT,用于指示链路活动。 TFPX01监控DE上的活动以确定链路是否处于活动状态。 当片上无运行振荡器产生2^18时钟时,其频率约为10-15 MHz并在DE上没有转换时,TFPX01将链路视为非活动,SCDT将被驱动为低电平。 因此,在达到计数器的终端计数(17~26 ms)后,SCDT会变低。 当SCDT较低时,如果在2^18时钟的终端计数内检测到8条DE边缘,则链路被视为活动,SCDT将变为高电平。 在TFP403数据表第14页上的"同步检测"说明信息中更改:

    TFP403提供了一个输出,即SCDT,用于指示链路活动。 TFP403监控DE上的活动以确定链路是否处于活动状态。 当在DE上通过100万(1e6)像素时钟周期而没有转换时,TFP403将认为链路处于非活动状态,SCDT将被驱动为低电平。 SCDT在DE上的第一个过渡后立即变为高位。 当在2^18振荡器时钟后不再出现转换时,SCDT再次变得较低。

    即使我参考TFP401的数据表,它也没有改变。
    请告诉我哪一个是正确的。

    此致,
    西格宏(Shigehiro Tsuda)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,
    勘误表是有效的,应采用勘误表中的值。
    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Elias:

    感谢您的快速回复。
    我明白赛拉塔是正确的。

    此致,
    西格宏(Shigehiro Tsuda)