This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我们注意到"特殊和差别待遇降低"。 根据TFP401/401A数据表[SLDS120G],可以找到以下句子。
当100万(1e6)个像素时钟周期在DE上没有转换时,TFP401/401A会认为链路处于非活动状态,SCDT会被驱动为低电平。 当100万(1e6)个像素时钟周期在DE上没有转换时,TFP401/401A会认为链路处于非活动状态,SCDT会被驱动为低电平。
我们有两个问题。 TFP401/401A在什么情况下观察到无DE转换? 此外,当SCDT较低时,输出的数据是什么? 我们 不知道如何解决此问题。 请告诉我。
谢谢,此致,
Hattori先生。
您好,
因为我不理解HDMI的规格,请告诉我DE是如何解码的。
以下哪项是正确的?
A.它是在消隐时从HSYNC,VSYNC的正时创建的。
B.它由数据包创建。
C.其他。
此致,
西格宏(Shigehiro Tsuda)
您好,Elias:
感谢您的快速回复。
我理解您的回答。
还有一个问题。
当HDMI的噪音导致定时异常时,以下信号如何变为?
1.双同步
2.VSYNC
3.德语
4.数据
当正时正常后正常返回时,将返回哪个计时?
答 在1个vsync后
B. 2 vsync后
C.除此之外
此致,
西格宏(Shigehiro Tsuda)
您好,Elias:
感谢您的快速回复。
还有一个问题。
以下是TFP401的ERatta中的描述。
2.同步检测说明
2.1 对文档的更改:
TFPX01提供了一个输出SCDT,用于指示链路活动。 TFPX01监控DE上的活动以确定链路是否处于活动状态。 当片上无运行振荡器产生2^18时钟时,其频率约为10-15 MHz并在DE上没有转换时,TFPX01将链路视为非活动,SCDT将被驱动为低电平。 因此,在达到计数器的终端计数(17~26 ms)后,SCDT会变低。 当SCDT较低时,如果在2^18时钟的终端计数内检测到8条DE边缘,则链路被视为活动,SCDT将变为高电平。 在TFP403数据表第14页上的"同步检测"说明信息中更改:
TFP403提供了一个输出,即SCDT,用于指示链路活动。 TFP403监控DE上的活动以确定链路是否处于活动状态。 当在DE上通过100万(1e6)像素时钟周期而没有转换时,TFP403将认为链路处于非活动状态,SCDT将被驱动为低电平。 SCDT在DE上的第一个过渡后立即变为高位。 当在2^18振荡器时钟后不再出现转换时,SCDT再次变得较低。
即使我参考TFP401的数据表,它也没有改变。
请告诉我哪一个是正确的。
此致,
西格宏(Shigehiro Tsuda)