This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP8.3867万IS:内带下拉

Guru**** 2466550 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/591116/dp83867is-internal-strap-pull-down

部件号:DP8.3867万IS

内部拉手9k是否始终处于激活状态,还是仅在复位激活时才激活?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    D博士,您好!

    下拉功能始终处于活动状态。

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我的设计中有8x DP8.3867万IS。 如何连接MDC/MDIO? 链中的所有设备? 或者在两个链中的CPU上使用电阻器进行更好的拆分? 使用MDIO电阻器和MDC缓冲器?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    D博士,您好!

    您的MAC/交换机/处理器是否有多个可用的SMI总线? 通常在端口数较高的设备上,您有多个SMI接口。

    对于MDC,您可能需要使用您提到的缓冲区。 MAC必须提供MDC,并且来自处理器的LVCMOS IO可能无法轻松驱动8 PHY的负载。

    MDIO可以像常规一样使用单菊花链和上拉电阻器来实现。 所有8个设备的设计中仅使用1个MDIO上拉! 8x1.5k电阻器的并联组合对于DP8.3867万来说,其上拉强度太大。

    由于您将使用4个以上的PHY地址,请注意SGMII链路的PHY地址捆绑电阻值。

    此致,