This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:6.8 PCI Express差分参考时钟输入范围:VRX-DIFFp-p

Guru**** 2533560 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1100809/xio2001-6-8-pci-express-differential-reference-clock-input-range-vrx-diffp-p

部件号:XIO2001

你好。
根据XIO2001数据表,Vrx-diff-p-p MAX电压为1.2 V
如果电压高于1.2 V,是否存在任何风险?
本公司生产的板的Vrx-diff-p-p MAX电压为1.5 V

注释显示「VRX-DIFFp-p = 2*|VREFCLK+–VREFCLK-|」
PCIe标准规定绝对最大输入电压(单端)的最大电压为+PCIe 1.15 V
为什么VRX-DIFFp-p不是2.3 V?

此致
Jungo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jungo,您好!

    这是一个好问题。  低于差分峰间电压的规格表明,单端高电平可高达3.6V,因此对我来说也很困惑。  我会咨询系统工程师并询问这方面的问题。   

    此致,

    Nicholaus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jungo,您好!

    为获得最佳性能,建议使用您所指的峰间差动电压。  "绝对最大额定值"部分显示的最大额定值为VDD_15 + 0.5 或2.15V。  主板上的时钟应该没有问题。

    此致,

    Nicholaus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Nicholaus,

    感谢您的回复。
    我们知道1.5V的Vrx-diff-p-p电压不是问题。

    此致。
    Jungo