我们使用提到的 IC、遇到以下问题:
-电桥使用外部 REFCLK
-根据 EDID 数据,我们可以通过网桥生成测试数据,并在显示屏上看到
CPU 端图形堆栈已启动并正在运行
-桥接器状态显示
状态寄存器:
[0xf0]= 0x00000003
[0xF1]= 0x00000000
[0xF2]= 0x00000000
[0xF3]= 0x00000000
[0xf4]= 0x00000000
[0xf5]= 0x00000000
[0xf6]= 0x00000000
[0xf7]= 0x00000000
[0xf8]= 0x00000000
显示屏上无画面。 GPIO2/3上没有 HSYNC/VSYNC 输出
是否有如何使用寄存器0x11中的调优选项? 或者、我们应该在不同的位置查找潜在的错误吗?
提前感谢