This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90CF386:DS90CF386是否支持1280 * 720p@60Hz?格式

Guru**** 1807890 points
Other Parts Discussed in Thread: DS90CF386, DLPC3435
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1133800/ds90cf386-did-ds90cf386-support-a-format-1280-720p-60hz

器件型号:DS90CF386
主题中讨论的其他器件: DLPC3435

您好 TI 团队

   我有一个问题, DS90CF386是否支持 反转1280*720p@60Hz 的分辨率,ODCK 大约为74.25Mhz。

我注意到数据表支持列表中未包含它

这是数据表说明: 支持 VGA、SVGA、XGA 和单像素 SXGA+// 20MHz 至85MHz 移位时钟支持

我发现所有这些支持的格式都是4:3格式、而不是16:9?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeckson:

    感谢您的提问。 实际上、图像的可用性取决于 PCLK (总像素*刷新率)、而不是宽高比。 我认为 它是可用 的、因为所需的 PCLK 在 DS90CF386像素时钟范围内。

    此致、

    Josh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Josh

    感谢   您 的回答,为什么我 问 了这样  一个问题,因为我 对此有  一 个相关的问题  。

    我们使用   DS90CF386  从  SOC,转换 LVDS 到  RGB888 再到 DLP 芯片 DLPC3435 (__LW_AT__支持1280*720p@60Hz 最大),   这就是条件。

      当我们将 SOC 配置  为向     DS90CF386,输出1280*720p@60Hz 分辨率时,我们发现  屏幕  不会 显示 其所有  大小  ,,如  下图  所示:红色 矩形 所示

    然后 、我们 使用 示波 器 来探测 HSYNC/DE/ DATA(R0);这 是  结果:

    蓝色:HSYNC / 紫色:DE /  黄色:R0数据,  

     我们发现  、当 DE  变为低电平时,      在 它之前有一个空白的数据区域,

    然后  我们使用 1024 * 768p@60Hz 分辨率, 我们发现  水平 屏幕 可以  显示所有内容,如  下图  所示:

    ( 如        红色 矩形 所示、垂直方向仍然不会完全向上显示)

    此外 、我们 还会探测  HSYNC/ DE/ DATA(R0), 结果 显示 如下:

    蓝色:HSYNC / 红色:DE /  黄色:R0数据,  这次  我们发现 DE 和数据 将 水平对齐 、  屏幕 可以 显示 所有 水平 像素

    因此 、我们  仍然怀疑  DS90CF386  适用于 4:3 格式,、无法   正常转换 16:9 格式 ??

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeckson:

    [引用 userid="439907" URL"~/support/interface-group/interface/f/interface-forum/1133800/ds90cf386-did-ds90cf386-support-a-format-1280-720p-60hz ]1280*720p@60Hz,其中 ODCK 大约为74.25Mhz。

    您能否澄清一下、由于1280*720*60是~55MHz、消隐被视为 PCLK 74.25MHz?

    此致、

    Josh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Josh

    感谢    您的帮助,是, 我认为 空白 被考虑在内。  

    这 是 1280*720p@60Hz 参数:

    #计时

    h_active=1280
    V_ACTIVE_=720
    h_period=1650
    V_PERIOD=760
    HSYNC_WIDTH=40
    HSYNC_BP=110
    HSYNC_POL=0
    VSYNC_WIDTH=5
    VSYNC_BP=25
    VSYNC_POL=0

     clk= 1650*760*60 =74.24Mhz

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeckson:

    1. 您能否说明 您使用的是386还是366?
    2. 您能否 提供颜色深度(每像素位数)?
    3. h_period 和 h_active 之间存在很大差异。 HSYNC_FP (前沿)似乎太多、以至于220。 是否可以再次尝试减小 HSYNC_FP 和 h_PERIOD?  

    此致、

    Josh