This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TCA9555:I2C 上升/下降时间要求

Guru**** 2391195 points
Other Parts Discussed in Thread: TCA9555

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1015580/tca9555-i2c-rise-fall-time-requirement

器件型号:TCA9555

I2C 的时钟频率设计为327kHz。
在 I2C 总线-快速模式下、数据表中的 t_ICR 和 t_ICF 的交流规格高达300ns、但当 f_SCL 高达400kHz 时、我认为该值是该值。

我要检查的是、随着 f_SCL 的频率低于400kHz、t_ICR 和 t_ICF 的最大值是否大于300ns?
此外、当 f_SCL 为327kHz 时、t_ICR 和 t_ICF 的最大值是多少? (如果 f_SCL、t_ICR 和 t_ICF 之间存在关系表达式、请告诉我。)

F_SCL:I2C 时钟频率 ,t_ICR:I2C 输入上升时间, t_ICF:I2C 输入下降时间

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Suzuki - San、

    工程师已收到此主题的通知、并将在明天作出响应。 感谢您的耐心等待。

    此致、

    Eric Hackett

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Akihiko、您好!

    您使用的术语: F_SCL:I2C 时钟频率 、t_ICR:I2C 输入上升时间、 t_ICF:I2C 输入下降时间

    来自我们包含在数据表中的 I2C 标准、但实际上并未定义器件的要求。 它仅定义您应该针对 I2C 系统确定的系统级规格。 我再次指出、这是一个系统级规格、而不是器件级规格。  

    对于我们的器件(TCA9555)、我们使用电压阈值来了解 SDA/SCL 引脚的状态(而不是边沿速率阈值)、只要您低于 Vcc 的30%和高于 Vcc 的70%、系统的上升和下降时间就可以用于我们的器件。 这意味着您的上升时间/下降时间可能比 I2C 系统规格慢、并且只要满足30% 70%的阈值、它就仍然可以与我们的器件配合使用。 因此、如果您希望以327kHz 的频率运行并超出 I2C 规定的上升/下降时间、则当您达到阈值时、器件仍将正常工作/运行。  

    这种解释是否有帮助?

    -Bobby