This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB962-Q1:偶尔出现锁定失败问题

Guru**** 2587365 points
Other Parts Discussed in Thread: ALP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1031699/ds90ub962-q1-occasional-lock-fail-issue

器件型号:DS90UB962-Q1
主题中讨论的其他器件:ALP

尊敬的专家:

我的系统是 UB962<->UB935。 在我的实验中、有四个正常工作的 UB962板(不是 TI EVM)。 三个工作正常。 即使在1500ms 的等待时间之后、一个 UB962也有20%的机会无法通过 UB935锁定。 此"错误"UB962的所有4个端口都可能重新出现此问题。 将此"坏" UB963重新焊接到新电路板后、这种现象会随着该"坏" UB963的出现而发生。

0xD2到0xD5的 AEQ 的 UB962寄存器为默认值。

我认为芯片故障不应处于如此高的比率。 您可以向我提供任何建议以进行调查吗?

BAD UB962的裕度分析

 良好 UB962的裕度分析

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BTW、当我尝试使用 TI EVM 更改 AEQ 设置时、该更改不会在 ALP 中生效。 这些寄存器是否需要修改某些条件 ?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    ALP 中的地图工具将尝试所有设置、因此您在运行测试之前设置了哪些设置不会产生影响?  此外、您能否修改驻留时间以匹配、以便在两个板之间获得一致的结果?  也可以尝试更长的停留时间、以获得更可靠的结果。

    此致、

    Nick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nicholas、

    我不是说尝试设置裕度分析。 我想尝试为客户电路板设置 AEQ、以找到一些线索。 但 ALP 不允许我将0xD2更改为0xD5寄存器。

    好的。 我将尝试使用5000ms 驻留时间进行裕度分析。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、

    为什么不能覆盖寄存器?  映射脚本的输出应为您提供要写入的 AEQ 寄存器设置。

    我认为5000ms 也很好。  请确保您的更改好坏参半。

    此致、

    Nick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nicholas、

    感谢您的反馈。  

    我将首先关闭此项目。 当我完成地图时、我将使用新项目返回给您。