This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
当 Vcc 为3.3V 并且 I/O 上的7.5k Ω 上拉至5V (配置为输出)时、输出电压将是多少? 是否会有很大的泄漏电流返回到3.3V Vcc 电源?
这是可接受的配置吗?
为了添加详细信息、输出将被驱动为高电平
您好、Steve、
我想说只要输出不被驱动为高电平就可以了…
当您将较高的电压连接到输出端并驱动为高电平时、当 Vcc 低于外部偏置电压时、打开的 PFET 将切换其漏极和源极。 这基本上看起来像是从外部信号到 Vcc 的短路。
这种配置是不可接受的。
他们在这里到底要做什么?
-Bobby
博比-
这是否违反了绝对最大额定值? 由于有限流电阻器、这为什么会导致器件出现问题?
我将检查一下为什么有上拉至5V、这可能是传统的、或者可能需要高电平以实现噪声裕度。
这似乎没有超出绝对最大额定值 这种损坏可能是在系统级别发生的(我不确定它会如何影响我们的器件)。 连接到 VCC 的任何不能承受~5V 电压的组件都可能会损坏。 这可能会导致与我们的器件运行相关的问题、但我记得、当我执行此测试时、我们的器件最终锁定。 我必须重启器件以解决锁定问题。
"由于有限流电阻器、这为什么会导致器件出现问题?"
该端口用于在驱动为高电平时输出电流、如果您在驱动为高电平时突然灌入电流、那么您的电流将沿其设计的相反方向流动(可能是流向不应该流动的路径)。 我怀疑该器件的器件设计人员希望电流在输出电流时进入器件、因此可能没有任何设计安全机制来防止这种情况。 在 PFET 前面放置二极管等器件会降低器件的 VOH、因此这种安全机制不会实用、会使我们的 VOH 低于竞争对手。
-Bobby