This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TUSB2077A:引脚8上的逻辑电平、用于'成组和#39;过流检测

Guru**** 2439710 points
Other Parts Discussed in Thread: TUSB2077A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1025163/tusb2077a-logic-level-on-pin-8-for-ganged-overcurrent-detection

器件型号:TUSB2077A

您好!


我对 TUSB2077A 有疑问。

 在我的‘应用中,引脚47 ()始终与逻辑高电平(3.3V)相连,他们希望过流检测处于“成组”模式。

  ‘实现‘成组’过流检测,需要对引脚8 (EEDATA/)应用什么逻辑电平?

非常感谢、

-基督教希腊语

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    ‘数据表,为了实现‘成组’过流检测,引脚8上的逻辑电平应该只是一个逻辑低电平,因为它看起来是低电平有效的。

    我认为这种困惑来自数据表的这一部分

    在数据表中的其他任何地方、符号如下所示:

    您能否确认我的评估是否正确?

    谢谢、

    -基督教希腊语

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Christian:

    是的、成组是一个低电平有效输入。  当集线器配置成组电源开关时、它应该为低电平、而对于单个电源开关、它应该为高电平。

    此致、

    JMMN