This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83848K:上电或复位期间 MDC 引脚的输入条件

Guru**** 2582405 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1035190/dp83848k-input-condition-of-mdc-pin-during-power-on-or-reset

器件型号:DP83848K

大家好、

与图5-1相关。  上电时序图、
上电后、MDC 引脚是否需要在 T2.1.1期间保持低电平? 即使在高电平状态下也有任何问题吗?

关于复位时序的图5-2、
是否需要在复位期间(T2.2.4)和 T2.2.1将 MDC 设置为低电平? 即使在高电平状态下也有任何问题吗?

问题的背景是、当 CPU 上电时、连接到 MDC 的引脚被上拉、因此我想检查 MDC 是否必须设置为低电平、如复位 PHY 时的时序图所示。

 此致、
Toshi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Toshi、  

    感谢您的查询。

    最好将 MDC 下拉。  它在为 EPHY 供电之前、MDC 在 MCU 上电期间被上拉、因此不建议这样做。

    如果在启动期间通电且 MDC 被拉至高电平、请确保 MDC 未计时、并在释放器件复位之前将其设为低电平。

    MDC 时钟应仅在电源稳定后才启动。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sreenivasa 您好、  

    除了托希的问题,我还有几个问题。

    (1) MDC 在器件复位前为低电平、需要多长时间?

    (超过0秒?)

    (2) T2.2.1为3us (典型值)。  需要多长时间的最小值?

      

     

    此致、

    TAO_2199

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Toshi、  

    感谢您的参与。

    请参阅下面的内容。 上电和复位的时序不同。

    对于图中所示的复位 、您可以按照这两种情况的3us 时间进行操作。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sreenivasa 您好、

     

    感谢你的答复。

     我对项目(1)有疑问。  

    ・在连接 Vcc 和时钟后执行硬复位时、

    它同时使 RESET_N 和 MDC 变为低电平。

    对吗?

     

    此致、

    TAO_2199

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Toshi、  

    感谢你的答复。

    是的、你是对的。

    此致。

    Sreenivasa