This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS160PR822:L0 <->恢复之间的链路建立问题振荡

Guru**** 2393725 points
Other Parts Discussed in Thread: DS160PR822

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1159529/ds160pr822-link-up-issues-oscillates-between-l0----recovery

器件型号:DS160PR822

您好!

我将 在新设计中使用 DS160PR822NJXR。 我看到链路完全不稳定、 从 L0到恢复到 L0。 我尝试了所有设置、但运气不好。 这是我的设置

 

Xilinx V7 FPGA (GTH)<->1m 电缆<->DS160PR822 <->PCIe Gen3功能端点。  

 

请在此处提供帮助。  

 

此致、

斯里哈兰

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,西里沙兰,

    在第3代、我应该会有稳定的 L0会话。

    1)。 是否有任何方法强制第1代或第2代确保没有链路恢复?

    2)。 请确保1m 电缆插入损耗在限制范围内(<22dB)?  

    2)。 是否可以使用更短的电缆长度来检查电缆插入损耗是否相关?

    3)。 我不确定您是否已经完成了信号完整性研究、以确保您的电缆、连接器和 PCB 材料能够满足这些插入损耗要求。

    请告诉我。

    此致、Nasser