This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN75DP130:应用

Guru**** 2507765 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/983539/sn75dp130-application

器件型号:SN75DP130

大家好、

以下是客户的问题、请帮助分析

1.视频输入板> FPGA >视频输出板(DP130)> 4K 显示屏、且屏幕显示正常;

2.视频输入板> FPGA >视频输出板(DP130)>分析仪报告错误:链接失败;

3.视频输入板> FPGA >视频输出板(DP130)>视频输入板(ITE6563+ITE68051)、无法识别;

4. FPGA 测试程序,固定输出->视频输出板(dp130)->视频输入板(ITE6563+ITE68051),屏幕显示正常;

怀疑是 AUX 通道的影响。 如何找到问题? 下面是 DP130应用的原理图

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Amy

    请将下拉电容 C123从1uF 更改为0.22uF

    2.他们为什么需要 R73和 R74? 是否满足 FPGA 共模电压要求?

    3.他们是否有 DP AUX 分析仪来捕获每种情况的 DP 链路训练?

    4、他们能否读取每种情况下的 DP130 DPCD 寄存器?

    谢谢
    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     尊敬的 David:

    电容 C123已更改为0.22uF

    2.已移除 R69和 R70电阻

    3.视频输出板(DP130)->视频输入板(ITE6563+ITE68051)  读取 AUX 数据、如下表所示

    a) 不清楚在什么情况下会触发非停止读取 EDID;

    B)此外、视频输出板 FGPA 使用配置的参数来修复输出时序、而不使用 EDID 数据。 DP130是否屏蔽读取 EDID 操作

    1 设置电源状态:正常(D0)
    7. [DP_I2C]开始读取 EDID
    28. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    56. [DP_I2C] EDID 扩展块(1:CEA-861)
    58. [RX_CAP] MAX_Link_RATE:HBR2 (5.4G)
    59. [RX_CAP] Max_Lane_Count:4.
    [RX_CAP] TPS3_SUPPORTED;EN_FRAME_CAP
    60 设置电源状态:关闭(D3)
    62. [LINK_CONFIG] LINK_RATE:HBR2 (5.4G)
    64 [LINK_CONFIG]通道数:4;无增强型帧 EN
    65 [Rx_CAP] DP v1.4;无下行端口! ;“扩展接收器能力”字段-存在
    71. [LINK_CONFIG]通道数:4.
    72. 设置培训模式:TPS1
    73. 链接培训:时钟恢复... 完成
    [SINK_STATUS] POST_LT_ADJ (lqa)完成
    74. 设置培训模式:TPS3
    75 链路训练:完成(HBR2;4通道)
    77 训练模式:已禁用
    83. [DP_I2C]开始读取 EDID
    104. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    110 [SINK_STATUS]灌电流计数= 1 (CP_READY)
    链接培训:无
    117 [DP_I2C]开始读取 EDID
    138. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    146. 设置电源状态:正常(D0)
    156. [DP_I2C]开始读取 EDID
    177. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    184. 设置电源状态:关闭(D3)
    185. 设置电源状态:正常(D0)
    195. [DP_I2C]开始读取 EDID
    216 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    223. 设置电源状态:关闭(D3)
    224. 设置电源状态:正常(D0)
    2334 [DP_I2C]开始读取 EDID
    255. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    262. 设置电源状态:关闭(D3)
    263. 设置电源状态:正常(D0)
    273. [DP_I2C]开始读取 EDID
    294. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    301. 设置电源状态:关闭(D3)
    302. 设置电源状态:正常(D0)
    312. [DP_I2C]开始读取 EDID
    333. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    340 设置电源状态:关闭(D3)
    341. 设置电源状态:正常(D0)
    351 [DP_I2C]开始读取 EDID
    372. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    379. 设置电源状态:关闭(D3)
    380 设置电源状态:正常(D0)
    390 [DP_I2C]开始读取 EDID
    411. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    418. 设置电源状态:关闭(D3)
    419. 设置电源状态:正常(D0)
    429. [DP_I2C]开始读取 EDID
    450 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    457. 设置电源状态:关闭(D3)
    458 设置电源状态:正常(D0)
    468 [DP_I2C]开始读取 EDID
    489. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    496. 设置电源状态:关闭(D3)
    497. 设置电源状态:正常(D0)
    507. [DP_I2C]开始读取 EDID
    528 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    535 设置电源状态:关闭(D3)
    536 设置电源状态:正常(D0)
    546 [DP_I2C]开始读取 EDID
    567 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    5774 设置电源状态:关闭(D3)
    575 设置电源状态:正常(D0)
    585. [DP_I2C]开始读取 EDID
    606 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    613) 设置电源状态:关闭(D3)
    614. 设置电源状态:正常(D0)
    624) [DP_I2C]开始读取 EDID
    645 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    652 设置电源状态:关闭(D3)
    653) 设置电源状态:正常(D0)
    663. [DP_I2C]开始读取 EDID
    684 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    691. 设置电源状态:关闭(D3)
    692. 设置电源状态:正常(D0)
    701. [DP_I2C]开始读取 EDID
    723 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    730 设置电源状态:关闭(D3)
    731. 设置电源状态:正常(D0)
    741 [DP_I2C]开始读取 EDID
    762 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    769 设置电源状态:关闭(D3)
    770 设置电源状态:正常(D0)
    780 [DP_I2C]开始读取 EDID
    801. [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    808 设置电源状态:关闭(D3)
    809) 设置电源状态:正常(D0)
    819 [DP_I2C]开始读取 EDID
    840) [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    847. 设置电源状态:关闭(D3)
    848 设置电源状态:正常(D0)
    858 [DP_I2C]开始读取 EDID
    879 [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    886 设置电源状态:关闭(D3)
    8887 设置电源状态:正常(D0)
    897 [DP_I2C]开始读取 EDID
    918) [DP_I2C] EDID 基本模块(KYS-9000P1_11)
    925 设置电源状态:关闭(D3)
    926. 设置电源状态:正常(D0)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    您能否在交流耦合电容之前使用万用表并测量 AUXP 和 AUXN 上的 AUX 共模电压?  

    对于 DP130、交流耦合电容器之前的共模电压需要介于0和2V 之间。

    如果共模电压处于范围内、DP130将仅通过 AUX 流量。

    谢谢
    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    电压约为0.02V。

    此致、

    罗美

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Amy

    原理图似乎从原来的线程中消失了、您能否附加原理图、让我再次检查其 AUX 连接?

    谢谢

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Amy

    我看到 R71 (CAD_SNK)未组装、它们是否可以组装 R71?

    原理图显示了 AUXP 上的100k 下拉电阻和 AUXN 上的100k 上拉电阻、所以我希望 AUXN 上的电压大约为3V、他们能否仔细检查 AUXN 共模电压测量?

    谢谢

    David  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    根据参考设计组装 R71。
    AUXn 电压是2.8V、这个电压有问题吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Amy

    请确保 CAD_SNK 处于低电平。 当 AUXP 大约为0V、AUXN 大约为3V 时、我将期望 DP130通过 AUX 数据。

    谢谢

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    这是 Tess、FAE 负责处理与问题相关的客户。 我们已确认 CAD_SNK 为低电平。  

    下面的屏幕截图是分析仪捕获的数据。  在什么情况下会出现设置的电源状态:关闭?  此命令将再次导致培训。  此命令是否会产生任何其他影响?  

    非常期待您的回复。 谢谢。

    此致、

    陈苔丝

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    苔丝

    是否可以发送完整的 AUX 日志文件? 在源启动设置电源状态:关闭之前、他们是否看到链路训练失败?

    从捕获中、DP130 AUX 工作正常、因为它能够在源设备和接收设备之间来回传递 AUX 流量、所以这个问题是在源设备和接收设备之间实现的。

    谢谢

    David  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    使用逻辑分析仪获取日志时、发现读取 EDID 时出现问题。 输出板卡 FPGA -> DP130 ->输入板卡、根据上部计算机配置、输出板卡是 FPGA 固定输出时序格式、也就是说、不需要 EDID。DP130是否不发送 EDID AUX 读取 命令?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    DP130将直接将 EDID AUX 读取命令从输出板卡 FPGA 传递到输入板卡。  

    如果您将逻辑分析仪放置在输出板卡 FPGA 和 DP130之间、您是否能够看到 FPGA 发送的 EDID AUX 读取命令?

    如果您将逻辑分析仪放置在 DP130和输入板卡之间、您是否能够看到 DP130发送的 EDID AUX 读取命令?

    谢谢

    David