This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83849I:自举选项引脚的采样时序

Guru**** 2537490 points
Other Parts Discussed in Thread: DP83849I

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/994187/dp83849i-sampling-timing-of-strap-option-pin

器件型号:DP83849I

在 RESET_N 引脚为低电平(复位使能)期间、我们能否将自举选项引脚的电压设置为高阻态  

(它可以是高电平和低电平之间的中间值)?   

*然后,在将 RESET_N 引脚置为有效之前,我们将自举选项引脚的电压设置为高电平或低电平。

我们将 DP8384954的自举选项引脚(内部弱下拉)连接到 FPGA 的 I/O 引脚、即

在 FPGA 配置期间弱上拉。  因此、在上电和 RESET_N 为低电平期间、

自举选项引脚的电压将是高电平和低电平之间的中间电压。  

我们想检查这种行为是否不是问题。

*在完成 FPGA 配置后,RESET_N 引脚将取消置位。

根据图4-1。 DP83849I 数据表中的加电时序、自举选项引脚

在将 RESET_N 引脚置为有效后进行采样。  因此、我们相信上述行为

不是问题。

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是自举选项当复位引脚为低电平时、引脚可为高阻态。 如果在释放复位之前将自举电压设置为所需的值、则自举将锁存到正确的值。

    --

    此致、

    Vikram

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vikram-San:

    感谢您的快速响应。

    只需确认一下、您能否检查以下内容?

    关于 AN_EN、A[1:0]_[A:B]引脚、 DP83849I 数据表中的3.2.7自举选项显示了以下注释。

    '这些引脚的悬空/下拉状态被锁存在基本模式控制中
    硬件复位期间的寄存器和 AUTO_Negotiation 广播寄存器。"

    [硬件复位期间]是什么意思?

    这意味着 RESET_N 引脚处于低电平? 还是仅在 RESET_N 引脚取消置位之后?

    如果前者正确、 是否会在 RESET_N 引脚处于低电平期间对上述选项引脚进行采样?

    谢谢你。

    此致、

    Takashi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Takashi-San、您好!

    自低电平状态释放 resetn 引脚后、自举就会锁存。 复位引脚的切换是硬件复位。

    --

    此致、

    Vikram