This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS160PR410:DS160PR410交流耦合电容

Guru**** 2390755 points
Other Parts Discussed in Thread: DS160PR410

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/991099/ds160pr410-ds160pr410-ac-coupling-capcitors

器件型号:DS160PR410

您好!

在 DS160PR410数据表的第20页、有一条有关 DS160PR410的交流耦合电容的说明:

         *将交流耦合电容器放置在每个通道段的接收器端附近、以最大限度地减少反射。

据我了解、这意味着交流耦合电容器应放置在接收器输入附近。

此需求与发送器在发送器输出端放置交流耦合电容器的需求相冲突。

1) 1)我是否应该将交流耦合电容器放置在发送器的输出端和接收器的输入端?

2) 2)如果不是、我应该将交流耦合电容器放置在哪里? 接收器输入端还是发送器输出端?

此致、

Asaf Abraham

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Asaf、您好!

    PCIe 设计通常在 TX 侧具有交流耦合电容器。 如果有芯片到芯片 PCIe 连接、则我们应将交流耦合电容放置在接收端

    当 PCIe 高速信号传输到 PCIe 连接器时、建议将它们放置在连接器引脚的400mil 范围内。 此外、这些电容 PCB 布局应交错排列、以免在 PCB 布局中产生大切口。

    此致、Nasser  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Nasser、

    感谢您的回复。

    我的设计包括 FPGA1器件、DS160PR410和 FPGA2器件。

    我从您的回答中发现、在 DS160PR410的输入端、我应该放置一个耦合电容器(靠近 DS160PR410而不是靠近 FPGA1)、并在 FPGA2的输入端放置一个耦合电容器(靠近 FPGA2而不是靠近 DS160PR410的输出端)。 我是对的吗?

    我也不理解剪切的问题。 我应该在耦合电容器下方的 PCB 上进行切割吗?

    此致、

    阿萨夫