This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP401A:最坏情况下的差分输入时钟抖动容差

Guru**** 2392095 points
Other Parts Discussed in Thread: TFP401A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1005955/tfp401a-worst-case-differential-input-clock-jitter-tolerance

器件型号:TFP401A

大家好、

我想问一下最坏情况差分输入时钟抖动容差、t_ijit、最小50ps  

1、

当使用 ODCK 输出时钟作为触发器在50%交叉处以差分方式测量(5)时、测量的抖动超过50ps 时、是否意味着显示出错?

如果理想时钟通过、则抖动或50ps 是附加的? 在后一种情况下、需要输入抖动才能满足 TMDS 合规性?

在前一种情况下、客户认为很难满足 TMDS 抖动要求0.25Tbit。

2、

我不确定、但客户已收听到如果是50MHz 时钟、t_ijit 将为133ps。 其他哪些因素会导致 t_ijit 值?

3、

在 HSYNC 的一个周期、有时会有1341pix/1347pix、而不是1344pix。 在这种情况下、显示屏不显示任何内容。

客户认为 HSYNC 抖动抗扰度会影响此问题。 如果存在大抖动或其他因素、您是否认为 HSYNC 可能会发生移位?

此致、

Hideki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hideki-San、您好!

    1.不一定。 这只是意味着当器件开始进行未通过 ATE 测试时、电阻为50ps。

    抖动容差取决于许多因素。 不过、在推荐的工作条件下、50ps 是最坏的情况。

    3.参考数据表中的第9.3.4节,我认为这与 HSYNC 抖动抗扰度无关。 无论 HSYNC 的位置如何、数据使能(DE)信号的位置始终相对于数据是固定的。  TFP401A 接收器使用 DE 和时钟信号来重新创建稳定的垂直和水平同步信号。 因此、如果存在不稳定的有源数据输出、则可能是输入不稳定造成的。

    此致、

    I.K.