This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CLC001:CLC001

Guru**** 2551110 points
Other Parts Discussed in Thread: CLC001, LMH0074

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1001252/clc001-clc001

器件型号:CLC001
主题中讨论的其他器件: LMH0074

大家好、

我们有一位客户询问 CLC001的电源电流。 以下是他的询问的逐字记录:

我们现在使用 DVB-ASI、发送器使用 CLC001驱动程序。 接收器为 LMH0074保留。 使用 Xilinx FPGA 进行数据分析后、发现数据丢失、因此会跳过 LMH0074并直接通过交流耦合使用。 FPGA。 当前数据分析正常、但 FPGA 目前很容易损坏、三个接收器件的 FPGA 在两周内受损。 现在无法确定具体原因,我希望得到你们的帮助。

下图是我们测试期间的连接图。

此外、CLC001的输出电平摆幅至少为800mV、而 Xilinx FPGA IO 引脚输入的 LVDS 电平最多为600mV。 这有什么影响吗?
如果接收端损坏、是否会损坏发送端? 目前,发送端的设备无法测试 ASI 信号。

e2e.ti.com/.../Problem-Description-.docx

提前感谢您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    通常、我们应在发射站点使用 CLC001、而在 FPGA 之前的接收站点使用 LMH0074。 我不知道为什么我们不在接收端使用 LMH0074。 如果存在问题、我们应在绕过或不使用 LMH0074之前先对此进行研究。

    CLC001单端输出的峰间值为800mV。 在方框图中、您同时使用 P 和 N。这意味着 FPGA 输入为1600mV -远高于其600mV 规格。 这可能是 FPGA 受损的原因。  

    请注意、由于我们是交流耦合、因此我们不会对发送端或 CLC001造成损坏。

    此致、Nasser