This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS250DF810EVM:DS250DF810EVM

Guru**** 2379860 points
Other Parts Discussed in Thread: DS250DF810EVM, DS250DF810
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/885899/ds250df810evm-ds250df810evm

器件型号:DS250DF810EVM
主题中讨论的其他器件: DS250DF810

是否有人在10.3125 G KR 上获得了 ds250DF810EVM 或与 CDR 锁定类似的28G 器件? 我使用的10G 来自 FPGA、可以通过我用于 EVM 板的相同导线回路。  FPGA 回送的性能优于 1E-15 BER。 当我将这些导线连接到 EVM 时、它会检测到信号、但几乎没有 CDR 锁定。 当我在400mV 范围内绘制眼图时、它会以红色旋转屏幕、并在不同的位置出现极小的开口。 看起来我不使用10.3125G、但我使用 Xilinx iBERT 在 FPGA 环路上验证了它。   我尝试将 FPGA 的输出幅值降低到320mV、认为我过度均衡、但这一步没有实现。 在170mV 输出时、它检测到信号丢失、因此我认为在320mV 时没有过度均衡。 任何建议都很好。 谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    一旦将 DS250DF810的 CDR 编程为正确的速率设置、它应该能够锁定到10.3125Gbps 数据。 对于10.3125Gbps 运行、通道寄存器0x2F[7:4]应设置为0x0。 请参阅下面的问题以帮助我进行故障排除?

    • 10.3125Gbps 时 DS250DF810重定时器输入通道插入损耗约为多少?
    • 当重定时器实现 CDR 锁定时、您观察到以下通道寄存器的值是多少?
      • 0x02、0x27、0x28、0x31、0x8F

    因此、

    Rodrigo Natal

    HSSC 应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    罗德里戈、您好!

    插入损耗可能很低、 10.3125时可能为2-3 dB。 它从 Xilinx 评估板通过 Huber Suhner 电缆连接到您的板、因此我没有用于此的仿真编号。 我尝试了一根有损耗的电缆、但这也不起作用。 我确实获得了一个10G 链路和 CDR 锁定、即使我按了10.3125的单选按钮、GUI 看起来也没有正确设置位速率。 现在、我仔细检查了10.3125是否设置为在某个时间锁定。

    我在 Xilinx iBERT 上得到的 BER 真的是1e-8、您的 GUI 上的眼部真的很差。

    x02 xD8

    X27 x10

    X28  XB0

    X31 x20

    x8F xD8

    我换了 DFE 和 CTLE 以获得锁、但正如我说过的、BER 和眼睛是可怕的。

    任何其他建议都是有用的。

    谢谢

    Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您提供系统级信息。 我认为、在输入通道损耗较低的情况下、重定时器输入端的信号过均衡是一个问题。 我建议评估以下 TI 重定时器设置:

    • 强制 CTLE 升压设置为0x00。
    • 启用 CTLE 限制输出模式
    • 降低重定时器 EQ 偏置电流 、以减少设置为0x00时应用的 CTLE 升压

    请参阅下面的通道寄存器例程

     

     

    步骤

    共享/通道寄存器集

     

    操作

     

    寄存器地址[十六进制]

     

    寄存器值[十六进制]

     

    写入掩码[十六进制]

     

    注释

    1

    通道

    写入

    2D

    08

    08

    启用 CTLE 升压覆盖

    2.

    通道

    写入

    03

    00

    FF

    将 CTLE BOOST 设置为0x00。

    3.

    通道

    写入

    13.

    04

    04

    设置 EQ_LIMIT_EN=1 (限制输出模式)

    4.

    通道

    写入

    1A

    00

    08

    降低 CTLE 偏置电流

    因此、

    Rodrigo Natal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这有助于 它锁定。 我想电源输入就像您说的那样过高。  感谢你的帮助。

    在我将其标记为"完成"之前还有一个问题。

    我需要在扇出模式下使用该部件。 当我失去 CDR 锁定时、我扇出的第二个通道会关闭。 当两个通道都锁定时、广播工作正常。  您是否知道器件在发出输入信号之前是否需要锁定时钟? 我找不到会影响这一点的寄存器设置。

    谢谢

    Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    DS250DF810交叉点块位于 CDR 之前、因此其配置不会受到影响。 但是、默认情况下、当 CDR 未锁定时、重定时器通道输出将静音。

    因此、

    Rodrigo Natal

    HSSC 应用工程师