主题中讨论的其他器件:DP83869
我有一个 TI83867 PHY、用于连接到 FPGA 结构中实现的 RGMII 至 SGMII 桥。
我这样做的假设是:
-将一个25MHz 时钟输入到 PHY 中。
-将 TX 对从桥接器连接到 SGMII_SIP/SGMII_SIN 引脚
-将 RX 对从桥接器连接到 SGMII_SOP/SGMII_SON 引脚
-由于我要在 FPGA 内部生成 SGMII 参考时钟、因此 SGMII_CoP/SGMII_CON 处于未连接状态
-设置自举以启用 SGMII 模式(LED 0 =>模式2)
-将自动禁用自举设置为0 (RX_CTRL =>模式3)
-将自举设置为 ANEG_SEL = 0以进行1000/100/10操作(LED 1 =>模式0)
如果我有这些条件、我不需要将 MDIO/MDC 连接到 PHY。 (在本例中、MDIO/MDC 与网桥通信。)
这些假设是否正确?
将 DP83867设置为 SGMII 运行模式时缺少什么?
此致、
Doug Bailey