大家好、
我在一个应用中使用此 IC 将 LVDS 差分信号转换为单端信号、然后将其与 FPGA 结合使用。
我已经获得了上述参考电路、我无法在此处了解终端网络。 请查看以下要点。
对于接收器部分、很容易理解 AUX 线路具有100欧姆差分阻抗、并借助 R6、R7、R8、R9、
该电阻器组合使其2 x (34.8欧姆+ 15.4欧姆)= 100.4欧姆、接近100欧姆、这是可以的。
(1)对于驱动器部分、为什么它在 R3的帮助下终止、R4首先(看起来像源端接)、然后在 R7和 R8的帮助下分裂端接?
在这里、它的2 x 15.4欧姆= 30.8欧姆。 我尤其不理解端接的这一部分。
(3)该 IC 能否直接支持100欧姆差分线路?
(4)我们能否简化这种复杂的终端网络?