This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:SERR#信号需要为低电平的最短时间

Guru**** 2539500 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/955251/xio2001-minimum-time-that-the-serr-signal-needs-to-be-low

器件型号:XIO2001

您好!

我正在调试一个针对 XIO2001提出问题的案例。

您是否知道 SERR#信号是否需要最短时间才能被电桥正确识别?

此致、

Marion

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Marion、

    很抱歉耽误你的时间。    识别 SERR#等 PCI 共享信号的最短时间主要受 PCI 时钟速度的限制。

    在数据表的第21页上、有几个与信号时序相关的参数。  假设 PCI 时钟速度为33MHz、则 SERR#信号设置时间为7ns。  这意味着 SERR#信号需要在 PCI 时钟的上升沿之前保持稳定7ns。  本示例中的时钟在每个上升沿之间具有30.3ns 的周期、因此最坏情况下为~40ns。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此问题目前正通过电子邮件直接处理、以保护机密信息。  将此问题标记为已解决。