This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP410-EP:VREF 阐述

Guru**** 2539500 points
Other Parts Discussed in Thread: TFP410

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/958089/tfp410-ep-vref-clarification

器件型号:TFP410-EP
主题中讨论的其他器件:TFP410

我们有两个 DVI 芯片(TFP410)没有工作。 一个是在初始上电、另一个是在测试一段时间后。 我怀疑这是我们在 VREF 上的设置、但数据表不够清晰。 数据表显示"对于低摆幅输入信号电平、VREF 应设置为最大输入电压电平的一半。 请参阅
VREF 允许范围的建议运行条件。" 然后、我们将其设置为0.9V、因为来自 FPGA 的信号的信号电压为1.8V。 但是、当您查看建议的运行条件时、会发现0.9V 是最大值 我想知道将其设置为最大值是否会导致某些器件由于公差而失败。

当电压高于0.9V 时会发生什么情况?
不清楚是否会切换到"高摆幅模式"

我不是在问这是否会损坏器件、我想知道器件是否由于不是处于低摆幅模式而无法工作。 我想知道的是、如果 VREF 设置为0.92V、是否绝对可以确保该器件处于低摆幅模式? 1V 呢? 2V 呢? 2.5V、2.9V 等...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Patrick:

    低摆幅模式的 VREF 在0.55V 至0.95V 范围内可以正常工作。 对于高摆幅模式、它必须连接至3.3V。 之间的任何内容都未定义。

    您能描述一下您看到了什么故障吗? 显示屏上是否没有图像? 您是否检查了输入/输出信号?

    此致、

    I.K.