This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:125MHz 基准时钟输入

Guru**** 2539500 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/962551/xio2001-125mhz-reference-clock-input

器件型号:XIO2001

您好,

我们的客户使用了单端125MHz 参考时钟输入、 REFCLK125_SEL 被拉至高电平、 REFCLK+连接125MHz、 REFCLK-连接0.1uF 至 GND。 但 PC 无法识别 XIO2001、但当他使用差分100Mhz 输入时、没有问题、可以正常识别 XIO2001。

那么、使用单端125MHz 输入是否需要特别注意?  

此致

Kailyn  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kailyn、

    当器件在单端基准时钟下运行时、请确认 REFCLK125_SEL 被拉至高电平。

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Nasser、

    是的、 REFCLK125_SEL 已被拉高。  但有时 PC 无法识别 XIO2001、而使用差分参考时钟时、没有问题。  

    此致

    Kailyn  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kailyn、

    您可以尝试使用49.9欧姆电阻器与交流耦合电容器串联、以便在负极侧连接到 GND。 这会解决问题吗?

    此致、Nasser