按照我的理解、XIO2001的 PCI 系统部分具有设置为输入或输出的引脚。
当设置为输出时、它们可以被驱动为高电平或低电平。
从 SCPA045D 的"总线驻车"部分、
这些信号是地址/数据线、命令/字节使能和有效奇偶校验。
DS 显示 I/O 单元设计是一个三态双向缓冲器-这意味着高/低/高阻态?
2.如何在加电期间将 I/O 单元输出设置为高阻态? (有关详细信息、请参阅下文)
因此、如果在 VDD_15之前应用 VDD_33 -则可能会将引脚设置为输出和驱动 H/L (默认状态)
但设计人员可能需要该引脚作为输入。 在这种情况下、如果在 VDD_15之前应用 VDD_33、则 XIO2001可能会驱动一个引脚 L、而总线上的另一个器件会尝试驱动该引脚 H。这会导致短路。
在"设置"完成之前、是否需要首先施加1.5V 电压以防止驱动这些 PCI 引脚? (确定哪些引脚是输入或输出)
如果是、在1.5V3.3V 电源序列之间有何种时序要求、以确保在引脚全部正确配置为输入或输出之前不会驱动这些引脚? 为 VDD_15供电后、您需要等待多长时间才能确保所有 IO 均正确配置为输入或输出...?