This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:加电期间是否驱动 PCI 系统引脚?

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/953699/xio2001-are-the-pci-system-pins-driven-during-power-up

器件型号:XIO2001

在以下条件下:
-3.3V 电源轨(PCIR、VDD_33、VDD_33_AUX、VDDA_33)通电
-1.5V 电源轨((VDD_15、VDD_15_PLL、VDDA_15)受电
(3.3V 电源轨和1.5V 电源轨的供电时间略有不同;3.3V 电源轨产生1.5V 电压)

而3.3V 电源轨通电、1.5V 电源轨加电...
1.5V 完全上电之前是否有可能驱动 PCI 系统引脚(如 DS 的 P11~12所示)?

背景:
PCI 总线也连接了一个 LSI、如果两个设备同时尝试驱动 PCI 系统引脚、则可能会损坏。

此致、

Darren

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    VDD33用于这些 pice IOS, 1.5v 用于数字内核和 PLL。

    当3.3V 电源打开时,这些引脚将承受应力。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Brian、

    只需确认即可。

    这是否意味着当3.3V 电源轨通电(VDD33)时、PCIe IO 可被驱动至高电平或低电平状态-而不是高阻抗?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你是对的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Brian、

    在我关闭它之前、我只想确认另外一件事。

    我看到 施加3.3V 电压时可以驱动 PCIe IO、但 PCI IO 会怎么样?

    (我假设它们都是由同一3.3V 电源轨驱动、因此也可以驱动为高/低-正确吗?)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    没错