This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP410:以差分配置驱动 IDCK -缺少数据表参数

Guru**** 2541010 points
Other Parts Discussed in Thread: TFP410

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/951873/tfp410-driving-idck-in-differential-configuration---missing-datasheet-perameters

器件型号:TFP410

大家好、  

您能否支持以下数据表信息请求(已分配客户的活动项目):  

我目前正在查看 TFP410数据表,特别是关于以差动配置驱动 IDCK 的数据表。 但是,似乎不清楚差分设置的阈值是多少。 CMOS 输入类型很明显,但差分则不明显。

我正在查找以下参数:

  • IDCK VCM (电压共模)–我假设这是由器件上的 Vref 设置的
  • IDCK VIH (高电压)  
  • IDCK VIL (低电压)  
  • IDCK 摆幅电压–可能更合适

数据表明确显示在 CMOS 输入配置中、但不显示差分模式。 我想确保我们将 PLD 上的端口设置为正确的设置、这样我们就不会违反数据表规格、也不会在系统中引入边际稳定性。

谢谢、此致、  

Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    共模电压由 Vref 设置。 对于差分时钟、器件必须处于低信号摆幅模式(Vref 为0.55V 至0.9V)。 此模式下的输入摆幅可在1.1V 至1.8V 之间调节。

    此致、

    I.K.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好  

    感谢以上所述、在与客户进一步讨论后、在该模式下使用时、他们真正需要的是绝对最大额定值。 主要问题是、在差分低电平模式下、很难保证电压始终>=0V。 在为差分操作设计的类似器件上、您通常会看到差分低电平的绝对最大值为负。  

    我们是否可以按照这些思路分享一些信息、以便为客户提供绝对最大值? 我想最简单的方法可能是相对于 Vref 指定它? 它们需要值来表示差分高电平/差分低电平/共模电压下的绝对最大值。  

    此致、  

    Dan  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    数据表中提供了绝对额定值。 每个引脚上的绝对最小值为-0.5V、即-1V 差分电压。 因此、绝对最大值将为4.5V。

    此致、

    I.K.