This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UR903Q-Q1:FPD 链接 IC 选择

Guru**** 1630180 points
Other Parts Discussed in Thread: DS90UB914A-Q1, DS90UB913A-Q1, DS90UB913Q-Q1, DS90UB914Q-Q1, DS90UR906Q-Q1, DS90UR905Q-Q1, DS90UB925Q-Q1, DS90UB926Q-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/951439/ds90ur903q-q1-fpd-link-ic-selection

器件型号:DS90UR903Q-Q1
主题中讨论的其他器件:DS90UB914A-Q1DS90UB913A-Q1DS90UB913Q-Q1DS90UB914Q-Q1DS90UR906Q-Q1DS90UR905Q-Q1DS90UB925Q-Q1DS90UB926Q-Q1

大家好、

我们使用的是 OV426视频处理器、因此它具有 href、垂直同步脉冲、P 时钟信号线、 I2C 信号和10位数据总线作为输出或控制线、用于连接 FPGA。 我们必须在长线缆运行后重新创建这些信号。 我不确定是否 有任何其他合适的 IC、而不是 DS90UR903Q。 您能帮我们找到合适的解决方案

谢谢、此致、

Ameenu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ameenu、

    您可以使用 DS90UB913A-Q1和 DS90UB914A-Q1或此链接。  OV426是并行10位 DVP  

    此致、

    Casey  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Casey、

    感谢您的回复。

    OV426的 PCLK 为8MHz…… 因此、我不确定这些是否正常工作...因为 DS90UB913A-Q1 和 DS90UB914A-Q1 具有25MHz 至100MHz 的 PCLK。

    谢谢、此致、

    Ameenu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ameenu、

    好的、在这种情况下、DS90UR905Q-Q1和 DS90UR906Q-Q1可能是我们产品系列中最合适的产品。 如果可以增加视频消隐以提供至少10MHz 的 PCLK、则也可以使用 DS90UB913Q-Q1和 DS90UB914Q-Q1。  

    此致、

    Casey  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Casey、

    感谢您的建议

    我有点困惑。 它如何兼容 ov426的这些并行10位数据(它在单个脉冲下提供来自10条数据线路的10位 R 数据、然后在下一个时钟脉冲上提供 B 数据... 等等...)  在 DS90UR905Q-Q1上这些离散的5位 RGB… …?  

    是否有可用的评估套件? 您能否共享参考设计文件以在我们自己的电路板上进行评估和实施?

    谢谢、此致、

    Ameenu  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ameenu、

    OV426的并行10位可连接到905/906上的24个 R/G/B 引脚中的任何一个、未使用的引脚可保持 NC 状态(或更好地通过弱下拉连接到 GND 以确保它们不会因噪声而切换)。 使用的905输入 R/G/B 引脚与在906侧输出数据的 R/G/B 引脚相同。   

    此旧器件不再提供 EVK、但此处提供了 EVK 用户指南和原理图作为参考。 我们不再提供电路板的原始设计文件: https://www.ti.com/lit/ug/snlu104/snlu104.pdf 

    此致、

    Casey  

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Casey、

    感谢您提供更好的帮助。

    请告诉我是否有任何具有 FPD 链接3的其他 IC 可用于我们的合适解决方案。 因此、我们可以避免这种情况(DS90UR905Q-Q1)过时、并在我们自己的电路板上进行测试和制作 EVK 和参考。 我们不需要对串行器或解串器 IC 进行 i2c 控制即可对寄存器值进行编程或更改。 但我们需要通过 i2c 配置主机处理器。  DS90UB925Q-Q1如何?

    谢谢、此致、

    Ameenu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ameenu、

    是的、DS90UB925Q-Q1和 DS90UB926Q-Q1也可以与905/906相同的方式在此处使用。  

    EVM 板可在产品页面上找到  

    此致、

    Casey  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Casey、

    好的、我想与您确认以下几点...、

    我们必须从 FPGA 实时控制 OV426 (串行器端)、该 FPGA 从解串器端通过 I2C。。。 除了 FPD 链路电缆外、我们不需要获取 I2C 信号进行长期运行... 这些 I2C 信号将通过长电缆中的 FPD link 3处理... 这样我们就可以只使用 FPD 链路线 ,并且可以避免在该电缆中使用这些 I2C 信号线... 对吗?

    2.在数据表中发现、解串器应在1-3英寸内靠近目标器件放置(DS90UR905数据表中的第9.1.1节)... 在我们的方案中、解串器后面有信号隔离器、然后连接到定制 FPGA 板...如果我们将隔离器作为目标器件、则将满足上述标准。 让我向您确认、是否必须符合上述标准才能正常工作?

    3.除了 DS90UB925Q-Q1 与 DS90UR905相比 FPD 链路呈上升趋势外,两者之间是否有其他差异?  

    感谢 TI 的大力支持。

    此致、

    Ameenu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ameenu、

    1.是的、正确  

    2.是的、正确。 这一建议主要是为了确保 DES 和目标器件之间低速并行信号的良好信号完整性。 只要能够保持这一状态以便目标器件能够正确地对并行 PCLK 和数据位进行采样、就可以了

    905是 FPD Link II 系列的一部分、该系列使用类似的信令方案、但仅在线路上进行单向通信(SER 到 DES)。 925是较新的 FPD Link III 系列的一部分、支持单线双向通信(有关 FPD Link III 基础信息、请参阅此处): https://training.ti.com/ti-precision-labs-what-is-fpd-link?context=1139747-1138099-1139854-1139837 

    此致、

    Casey