主题中讨论的其他器件:DS15EA101、
您好!
我想通过 FMC 电缆将1Gbps 单端1.2V 信号缓冲到 FPGA、我想知道将单端输入直接连接到 VPOS 和恒定0.6V 至 Vneg 是否会有任何问题。 这将导致输入 VCM 摆幅300mV 至900mV、我担心输出端出现的噪声及其严重程度。 此外、我想知道在100欧姆差分端接之后、差分放大器其余部分的输入是否为高阻抗? 如果我将一个0.6V 恒定源连接到 Vneg、在终止 VPOS 时、我需要将这个源电阻考虑在内。
谢谢、
插孔
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我想通过 FMC 电缆将1Gbps 单端1.2V 信号缓冲到 FPGA、我想知道将单端输入直接连接到 VPOS 和恒定0.6V 至 Vneg 是否会有任何问题。 这将导致输入 VCM 摆幅300mV 至900mV、我担心输出端出现的噪声及其严重程度。 此外、我想知道在100欧姆差分端接之后、差分放大器其余部分的输入是否为高阻抗? 如果我将一个0.6V 恒定源连接到 Vneg、在终止 VPOS 时、我需要将这个源电阻考虑在内。
谢谢、
插孔
尊敬的 Jack:
在较低的速度下、通常可以按照您所述进行操作。 请注意以下应用手册:
但是、在1Gbps 运行速率下、并且需要在此数据速率下进行阻抗控制的情况下、我认为我们应该始终保持差分。 请查看 DS15EA101数据表图4 ( https://www.ti.com/lit/ds/symlink/ds15ea101.pdf?ts=1601330545247&ref_url=https%253A%252F%252Fwww.ti.com%252Fsitesearch%252Fdocs%252Funiversalsearch.tsp%253FsearchTerm%253Dds15ea101)
)。 我想您可以将此器件用作驱动 DS15BR400输入的单端到差动转换器。 我假设您的单端1G 阻抗为50欧姆-匹配 DS15EA101 50欧姆输入阻抗。
此致、Nasser