This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TS5USBC41:在过压条件下启用?

Guru**** 2390755 points
Other Parts Discussed in Thread: TS5USBC41

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/916450/ts5usbc41-enable-with-overvoltage-condition

器件型号:TS5USBC41

在上一个问题中、我已经确定 TS5USBC41上的故障输出引脚按规定工作、即使输出使能信号未被置为有效(即当芯片被禁用时)。

但是、假设 PCB 不允许我在使能信号有效之前读取故障引脚。

如果在使能信号被置为有效时 D+/D-引脚上已经存在过压情况、TS5USBC41的行为是怎样的? TS5USBC41只是"忽略"使能引脚输入信号、还是在 OVP 开始前芯片首先尝试启用(可能达到 D1+/-和 D2+/-引脚上的 V_CLAMP 电压)?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在这种情况下、OVP 电路将响应、FLT 引脚将工作、但由于使能引脚未激活、开关仍处于关闭状态。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我恐怕我的问题可能不够清楚,因此我将尝试改写:

    假设出现以下情况:

    • 通过将 NOE 信号保持在高电平来禁用芯片
    • 输入 SEL1和 SEL2保持低电平
    • 引脚 D+上存在18V 过压情况

    我的问题是:如果通过将 NOE 信号置为低电平来启用芯片、引脚 D1+会发生什么情况? 芯片的内部开关是否闭合、以便在 OVP 被激活并且开关再次打开之前引脚 D1+上的电压上升(如数据表的图19所示)? 或者、即使在 NOE 信号为低电平时、开关仍保持断开状态、以便在引脚 D1+上观察不到变化吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当 NOE 引脚为高电平时、D+/D-将为高阻态、无论 SEL1/SEL2为低电平或高电平、任何东西都不会通过开关并显示在 D1、D2上。

    当 NOE IN 变为低电平时,开关将在 D1或 D2上闭合。 当 OVP 发生在 D+/D-上时、在 OVP 被激活之前、将有一个脉冲穿过开关并显示在 D1/D2上。 最大钳位电压可能为10-11V。