This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83848J:加电复位 X1时钟要求。

Guru**** 2390735 points
Other Parts Discussed in Thread: DP83848J
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/769200/dp83848j-power-up-reset-x1-clock-requirements

器件型号:DP83848J

您好!

有关 DP83848J 芯片的问题。

问:是否要求在 PHY 芯片上电后的特定时间段内启动/应用 X1 25MHz 时钟?

在本例中、在 PHY 芯片上电大约3秒后应用 X1时钟。
在将 X1时钟应用到 PHY 芯片上之后、我们在开始/应用 MDC (前导码)到 PHY 芯片之前实现了256ms 的延迟。

在系统通电的大部分时间内、这可以正常工作。
但是,在大约一个 ca 100系统(PHY 芯片)上电的频率下,PHY 芯片的 MII 接口不工作,在 PHY 芯片的下一个电源下,MII 接口工作,等等。
当同时施加 X1时钟时、芯片上电 不会出现此问题。

谢谢
1月

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Jan、

    需要在加电时立即应用参考时钟。
    您能否尝试将 INT/PWDN 引脚保持为低电平、直到您应用外部时钟并仅在有时钟时释放引脚?
    请告诉我这是否消除了该问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Ross、

    我可以注意到、DP83848J 芯片上没有 INT/PWDN 引脚。
    我猜您是指"reset_N"引脚?

    此致
    1月
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Jan、

    是的、这是我的错误。 请保持 RESET_N 为低电平、直至时钟可用。
    请告诉我这是否有助于解决该问题。