This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS160PT801:DS160PT801

Guru**** 2382630 points
Other Parts Discussed in Thread: DS160PT801
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1167176/ds160pt801-ds160pt801

器件型号:DS160PT801

您好  Nicholaus、

现在、我将使用 DS160PT801设计 PCIe 重定时器板、因此我需要了解适用于重定时器板和系统的 DS160PT801的 REFCLK 架构。
由于 RC 和 EP 之间的长度较长、我想使用两个重定时器。
因此、我想知道是否需要使用 RC 板上的时钟缓冲器 IC 来共享从 RC 到 EP 的 REFCLK。

请看 DS160PT801的第33页、我们可以看到 REFCLK 架构。

图8-9.(不支持非通用 REFCLK 架构)无论未完成验证、是否确定?

2.如果我想使用两个重定时器、如何设计如图8-8 (非通用 REFCLK 架构)的架构?
我是否应该使用时钟缓冲器 IC 将 RC 的 REFCLK 与 EP 共享?

此致、

金炳柱

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Byungju:

    1.我意识到您被告知 DS160PT801验证尚未完成。  很抱歉造成混淆、但已完成 PT801验证、数据表正确显示它不支持图8-9所示的非通用 REFCLK 架构。  未来版本的器件可能不会出现这种情况。

    支持图8-8所示的非常见 REFCLK 架构!  当端点 REFCLK 是独立的时、RC 时钟可与重定时器和根复合体共用。   如果 需要、您甚至可以通过启用 REFCLK_OUT 来使用重定时器的内置 REFCLK 缓冲器。

    此致、

    Nicholaus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Nicholaus、

    感谢您的回复。

    关于第2个问题、如果 EP 的重定时器和端点使用分离的 REFCLK、该怎么办?

    我想知道、如果我在下面设计 REFCLK 架构、重定时器是否起作用?

    - RC 和 RC 的重定时器使用相同的 REFCLK、EP 和 EP 的重定时器使用分离的 REFCLK。

    此致、

    金炳柱。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Byungju:

    我不确定背对背重定时器拓扑。  我将在内部提出要求并采取后续行动。

    此致、

    Nicholaus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我已通过直接邮件发送了后续回复。  正如我在这里所说的、PT801旨在与根复合体共享参考时钟、因此在此应用中、两个重定时器最好与 CPU 共享参考时钟。

    此致、

    Nicholaus