This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867CS:低抖动

Guru**** 1956050 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/804895/dp83867cs-low-jitter

器件型号:DP83867CS

该器件的 SNLS504B 数据表仅指出"它具有低抖动"。 您是否有任何数字数据来描述"低"意味着什么? 例如、假设进入 PHY 的数据具有来自其源的已知抖动、则在数据传输到网络时、PHY 本身应具有多大的额外抖动?

谢谢、
Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Jim、

    有关低抖动的声明与用于同步或为第二个 DP83867计时的输出25MHz 时钟有关。 该语句与 PHY 电缆侧输出上的发送抖动无关。 电缆侧(MDI)的输出具有符合 IEEE 标准的特定抖动要求、DP83867可满足这些要求。

    尽管我们不会发布输出时钟的抖动数、但可以说一个 DP83867的输出时钟可用作第二个 DP83867的参考时钟输入(25MHz)。 这假设第1个 DP83867具有符合数据表要求的时钟输入。

    此致
    Aniruddha
x 出现错误。请重试或与管理员联系。