Other Parts Discussed in Thread: PCA9306
我们将以下电路用于 PCA9306设计。 我们发现、当 SCL1提供信号输入时、输出信号仅为 Vref 的一半、1.5V。 当我们在 SCL2总线上拉高3.3V 和50k 串联电阻时。 然后 SCL2信号可以变为与同一 Vref 相同的高电平。 我是否知道 SDA/SCL 总线是否需要拉高电压? 为什么?
BR、
Gary
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Gary、
PCA9306设计用于导通低电平、但具有高阻抗至高电平。 这种行为使其能够在两个不同的电压域之间充当转换器。 不过、这意味着器件两侧都需要上拉电阻。 有关这方面的更多详细信息、您可能需要参考数据表的第8.1.2节。 如果这不清楚、请告诉我。
您是否能够为您的设计添加上拉电阻?
我还注意到 EN 连接到原理图中的分压器。 为了实现正常功能、我们通常建议将 EN 和 VREF2连接在一起、然后通过200k Ω 电阻将它们拉高。 以这种方式使用器件的具体原因是什么?
此致、
最大
您好、Gary、
您可以参考数据表中的图6、更好地了解如何使用 VREF 输入来建立用作 SDA/SCL 开关是否导通阈值的内部电压。 通过客户的设置、EN 信号被强制为电压(由外部分压器电路)、而不是调节为 VREF1 + Vth。 (此设计基于 FET、因此 Vth 约为0.6V。) 这意味着当任一侧的电压接近 VREF1时、它不会停止传导、而是在电压为 VEN - Vth 时停止传导。 我认为这就是为什么您看到 SDA/SCL 上的较低电压的原因。
我建议更改连接以匹配数据表中的图10或图11。 请告诉我这是否不清楚、或者您是否有任何其他问题。
此致、
最大