This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83640:DP83840 PHY 地址搭接引脚

Guru**** 2534460 points
Other Parts Discussed in Thread: DP83640

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/839191/dp83640-dp83840-phy-address-strap-pins

器件型号:DP83640

您好!

在 DP83640数据表中、COL 引脚被定义为 PHY 地址0自举引脚并声明它是内部上拉电阻器。 我们在设计中将该引脚悬空。 在本设计中、当我们从 u-boot 检查 PHY 地址时、我们会看到该 PHY 的地址为0。 当我们使用 PHY 寄存器时、它也会读取为0。  

Moreever、当我们读取0x00寄存器时、它返回0x3100、表示 PHY 未处于隔离模式。 数据表中规定、PHY 地址为0会将器件置于 MII 隔离模式。  

假设在 u-boot 中(响应"MDIO 列表"命令)、此 PHY 被视为"通用 PHY"、而 DP83867被视为"TI DP83867"。  

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    当 PHY 通过 PHY ADD 0进入 MII 隔离模式时,您能否探测 RX_CLK 和 TX_CLK 时钟线并检查它们是否正在切换?

    此致、

    GET

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在原理图中、由于我们将 COL 引脚保留为浮点、因此我们预计 PHY 不处于隔离模式。  我们尝试在 RMII 从模式下使用 PHY。

    在该原理图中、我们观察到 RX_CLK 和 TX_CLK 未切换。 这是否验证 它 是否处于 RMII 从模式?

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您能否在 RMII 主模式下配置 PHY 并检查它?

    在 RMII 从模式中、PHY 不应提供时钟输出。

    此致、

    GET