主题中讨论的其他器件: DP83640
您好!
我有两个与 DP83630相关的问题。
1)问题1:
在 RMII 模式下、是否 需要将 RX_CLK 和 TX_CLK 连接到 MCU MAC?
在 DP83630数据表(已附)的第51页第6.2节中、"RX_CLK、TX_CLK 和 CLK_OUT"在 RMII 模式下使用。"
应用手册 AN-1794《使用 RMII 主模式》参考了应用手册"AN-1405 DP83848 RMII 模式"、在第3页的第3节中注明"TX_CLK 和 RX_CLK 不用于 RMII 模式"。 应用手册"AN-1405 DP83848 RMII 模式"是否适用于 DP83630?
2)问题2:a)和 b)
对于 RMII 模式下的 DP83630、a)引脚"X1"需要多大的输入频率? b)引脚"REF_CLK"是 PHY 输出到 MCU 的50MHz 时钟、还是 MCU 到 PHY 的50MHz 时钟?
在应用手册《AN-1794:使用 RMII 主模式》(已附)第2节第3页中,“德州仪器(TI)的 DP83640精密 PHYTER器件实现了一种称为 RMII 主模式的专有 MAC 接口模式。 在该模式下、50MHz 振荡器被一个25MHz 晶振所取代、并且器件生成三个50MHz RMII 参考时钟作为输出"
这似乎表明、RMII 主模式下的 DP83630需要一个25MHz 振荡器输入来连接 X1。
应用手册"AN-1405 DP83848 RMII 模式"在第3页的第3.1节中说明:
"Ref_CLK 是一个连续时钟、为 CRS_DV、RXD[1:0]、TX_EN、TXD[1:0]和 RX_ER 提供时序参考。 Ref_CLK 由 MAC 或外部源提供。 Ref_CLK 是 DP83848的输入、可由 MAC 或时钟分配器件等外部源提供。
REF_CLK 频率应为50MHz±50ppm、占空比范围为35%至65%。 DP83848使用 REF_CLK 作为网络时钟、因此不需要在发送数据路径上进行缓冲。 在 RMII 模式下、使用50MHz 时钟一次传输2位数据。 因此、RMII 模式要求一个50MHz 振荡器被连接至器件 X1引脚。'
这两份应用手册似乎彼此相反。
根据"AN-1405 RMII 主模式下的 DP83848标准"、我认为 DP83630需要 MCU MAC 至 PHY 的50MHz "REF_CLK"输入以及 X1的25MHz 输入。
您能否告知我们哪个应用手册是正确的:RMII 模式下 DP83630的 X1是否需要25MHz 或50MHz 时钟输入? "REF_CLK"是来自 PHY 到 MCU 的时钟信号还是来自 MCU 到 PHY 的50MHz 时钟信号?
请告诉我是否需要进一步的信息或澄清。
感谢你的帮助。
-Zach
e2e.ti.com/.../DP83630-Datasheet.pdfe2e.ti.com/.../SNLA076A-DP83848-RMII-Mode.pdfe2e.ti.com/.../SNLA101A--Using-RMII-Master-Mode.pdf