请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN65LV1023A 主题中讨论的其他器件:SN65LV1224B、
尊敬的所有人:
我想问一下 SYNC1和 SYNC2引脚和基准电路。
我们的客户使用 SN65LV1023A/SN65LV1224B 通过 LVDS 进行通信。
我想回答以下问题:
当反序列化的 LOCK 引脚和 SYNC1引脚(SYNC2引脚)被连接时、SYNC1和 SYNC2的功能被识别为如下。
当 SYNC1和 SYNC2设置为高电平时、发送图形信号。 2.当接收器被锁定时、SYNC1和 SYNC2将变为低电平、并且开始正常数据传输。
换句话说、SYNC1和 SYNC2在启动时固定为高电平、它是否正常?
2.除 EVM 电路外、是否还有任何使用 SN65LV1023A/SN65LV1224B 的参考电路?
此致、
是的、奥特伊