This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS92LV2421:DS92LV2421 CLKIN 要求

Guru**** 2386620 points
Other Parts Discussed in Thread: DS92LV2421
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/865095/ds92lv2421-ds92lv2421-clkin-requirement

器件型号:DS92LV2421

大家好、团队、

 

我收到了客户的问题。

我们的客户正在使用 DS92LV2421/2422开发该系统。

他们面临的问题是2422有时会丢失 PLL 锁定。 (12/250故障系统)

关于故障系统、他们注意到 CLKIN 存在抖动。

 

是否有任何详细的 CLKIN 规格、如周期到周期抖动?

就我检查了数据表(6.9时序要求)。 我找不到有关它的详细信息。 客户输入不带 SSC 的 CLKIN。

 

现在、客户正在使用 BIST 功能检查通道链路。

但是、我们假设通道链路侧没有问题。

因为他们已经评估了电缆交换测试。

 

如果您的团队支持此 ASP、我将不胜感激。

 

此致、

小岛上的 Kazuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kitajima-San、  

    您能告诉我您使用的频率是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Salli-San、

    它们使用的是@ 65MHz 的此器件。

    如果您需要更多信息、请告诉我。

    谢谢、

    小岛上的 Kazuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kitajima-San、  

    我只能根据有关抖动容差的理论为您提供指导。  
    根据解串器输入抖动容差(第16页)= 0.9 UI (抖动频率< 2MHz)和串行器输出总抖动(第15页)= 0.28 UI (如果将两者相减、则总输入抖动容差= 0.62 UI)  

    根据解串器输入抖动容差(第16页)= 0.5 UI (抖动频率> 6MHz)和串行器输出总抖动(第15页)= 0.28 UI (如果将两者相减、则总输入抖动容差总计= 0.22 UI)  

    1 UI = 1/(28 * CLK)= 549ns  

    总体输入抖动容差将包括电缆抖动、互连抖动、布线抖动、过孔抖动、时钟抖动、 等等  

    这是我可以为您提供的指南。