This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI85:信号偏斜

Guru**** 2391135 points
Other Parts Discussed in Thread: SN65DSI85

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/815024/sn65dsi85-signal-skew

器件型号:SN65DSI85

您好!

对于 MIPI 输入、 客户的 DP 转 MIPI 桥接 IC 指定用于左眼和右眼的两个独立 LCD、因此在 mipi 端口00和 mipi 端口10之间存在偏移(tsk) 1.88us

我是否可以知道它是否适用于 SN65DSI85?

谢谢!

安东尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的安东尼:

    如果如图所示、这少于9个 DSI HS 时钟周期、那么它应该是好的。  

    此致、

    I.K.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 I.K.:

    感谢您的回复。  

    但是,由于客户项目是双面板1280*720,DSI 时钟周期大约为4.4ns。

    它们 的 DP 转 MIPI 桥式 IC 偏斜可实现1.88us,大于9*cycles…

     

    这会带来什么风险?  解决 或改进它?

     

    谢谢!

     

    安东尼

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的安东尼:

    他们应尝试减少偏差、使其符合数据表建议。 1.88us 过大。

    此致、

    I.K.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 I.K.:

    我们是否可以知道这种长时间偏移到底会导致什么应用问题?  无显示?  有很多噪音… ?

    谢谢!

    安东尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它可能会导致这些显示异常、是的。

    此致、

    I.K.