This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65EPT23:单端 LVPECL 至 CMOS

Guru**** 2540810 points
Other Parts Discussed in Thread: SN65EPT23

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/846414/sn65ept23-single-end-lvpecl-to-cmos

器件型号:SN65EPT23

大家好、

我的客户使用此器件将单端 LVPECL (OWR-22XX 的 SD)转换为 CMOS 电平、以支持 DP83822 LED1引脚。 当我将 SD 连接 到 D0、D0/连接到 GND 时、输出将始终为高电平。 我认为这违反了 VCM (1.2-3.3V)要求。 您是否有任何解决方案来解决此问题? 谢谢。  

e2e.ti.com/.../OWR_2D00_2232IV_2D00_20190108.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    需要在 SD 信号上有一个连接到 GND 的下拉电阻器、如 OWR 数据表中所示。  不得将 SN65EPT23上的 D0#信号设置为 GND。  SN65EPT23包含将 D0#输入设置为 Vcc/2的电路、但这可能不是 SD 输出信号电平转换的理想基准电压。  遗憾的是、在使用3.3V 电源时、没有任何有关 OWR SD 输出的确切输出电平的信息。  我假设使用3.3V 电源、因为您的客户正在查看 SN65EPT23、它是3.3V。

    如果输出规格对于3.3V 电源也有效、则应设置外部偏置、以将 D0#输入相对于 Vcc 置于~-1.325V。  这处于 SD 输出的最大 VOL 和最小 VOH 规格的中间。  在 D0#上实现此电压的电阻分压器示例为1.33K 上拉和1.97K 下拉。

    此致、

    Lee