This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TUSB2036:原理图审阅

Guru**** 2343770 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1171368/tusb2036-schematic-review

器件型号:TUSB2036

您好!

我们的客户已申请原理图审核。
您能否回顾一下原理图中是否存在任何缺陷?
我们很抱歉给你带来麻烦,但我们希望你给予合作。

此外、我是否理解到没有必要使用 EXTMEM 引脚的上拉电阻?

e2e.ti.com/.../TUSB2036-schematic-diagram.pdf

此致、

Nishie

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nishie-San

    这应该是总线供电还是自供电设计? BUS_PWR 引脚为低电平意味着它是由总线供电的设计。  

    如果这是总线供电设计、  

    确认上游端口有足够的电流为集线器和下游器件供电、而 VBUS 上没有任何压降(<4.5V)

    满足每个端口500mA 的 USB 2.0最大电流要求。   

    谢谢

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、David - San、

    感谢你的答复。

    我将向我们的客户询问 BUSPWR 逻辑电平。

    此致、

    Nishie

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、David - San、

    我已检查 BUSPWR 逻辑电平。

    BUSPWR = H (自供电)正确。

    原理图中是否有任何其他更正?

    此致、

    Nishie

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nishie-San

    为什么它们使用 PWRON1来控制第二个端口的 VBUS?  

    我还建议使用外部电源管理器件、例如 TPS20xx、为下游器件提供 VBUS。 TPS20xx 能够控制到下行端口的5V 电源开关(开/关)、并且能够单独或者成组检测下行端口的过流情况。

    谢谢

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、David - San、

    感谢您的支持。

    我会告诉客户您告诉我的内容。

    此致、

    Nishie