This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90CR287:TxCLKOUT 上的数据错误

Guru**** 2390765 points
Other Parts Discussed in Thread: DS90CR288A, DS90CR287

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/734457/ds90cr287-data-error-at-txclkout

器件型号:DS90CR287
主题中讨论的其他器件:DS90CR288A

你(们)好

客户使用 DS90CR287 (TX)和 DS90CR288A (RX)。

FPGA 为 TxCLKIN 供电。

当 FPGA 被加热时(Ta=55C 时)、TxCLKOUT 具有抖动并且会导致数据错误。

仔细观察 TxCLKIN、在25C 和55C 时差异很小、但看起来几乎相同。

我附加了文件。

e2e.ti.com/.../support.xlsx

 

实际上、当正确形成 TxCLKIN 时、TxCLKOUT 上的抖动消失而没有错误。

因此、TxCLKOUT 上的抖动会导致 TxCLKIN。

TxCLKIN 在1.5V 左右的电平上的毛刺脉冲是否会导致 抖动?

贝斯特雷加兹

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我觉得输入时钟看起来不是很干净。 发生毛刺脉冲的区域约为阈值电平(0.8V 至2V;请参阅数据表第4页的电气特性表)、其中输入从低电平切换到高电平。 在该区域中、电平未定义、因此可能会导致抖动。 您是否知道客户看到此问题的器件数量? 是否有任何没有此问题的地方?

    此致、
    I.K.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好

    感谢你的答复。

    客户也知道时钟不干净、是抖动导致的。
    它们应该调节输入时钟。

    但是、他们提出以下问题。
    您有参考数据吗? 没有保证。

    问题1.
    输入阈值电压是多少(层面)?
    例如、VCC 的一半是否为层电平?

    问题2.
    您能告诉我们器件的保持时间是在层电平上 TxCLKIN 是高电平还是低电平吗? (如有)

    贝斯特雷加兹
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    问题1. 由于它是3.3V TTL/CMOS、因此输入阈值电压应该是1.5V
    问题2. 很遗憾、我不确定这一点、因为我们没有这方面的参考数据。

    此致、
    I.K.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好

    感谢您的帮助。

    他们还有一个问题。

    1。
    锁存 TxIN0-27的时钟是什么? TxCLK 或内部 PLL?

    贝斯特雷加兹
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    从数据表中的图10可以看出、我相信这是 TxCLK。

    此致、
    I.K.