This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS92LV2421:DS92LV2421、DS92LV3222

Guru**** 2386620 points
Other Parts Discussed in Thread: DS92LV2422, DS92LV2421, DS92LV3221
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/612114/ds92lv2421-ds92lv2421-ds92lv3222

器件型号:DS92LV2421
主题中讨论的其他器件:DS92LV2422DS92LV3221DS92LV3222

您好!

我对 Channel Link II SER/DES 有两个问题。 请查看以下我的问题。

1) DS92LV2421/2422: 众所周知、DS92LV2421串行器 具有 C|x 引脚。 DS92LV2422解串器具有 COx 引脚。 这些引脚用于 HSYNC/VSYNC/DE 信号。

如果 LV2422将丢失嵌入式时钟、LOCK 信号被禁用、并且 DI[23:0]变为三态。 显示的数据被异步处理。 屏幕上未显示正确的图片。 但 LV2422将再次完成重新同步、显示屏的数据 将同步、屏幕上显示正确的图片。 我的理解是否正确?

2) DS92LV3221/3222:众所周知、DS92LV3221/3222没有像 CIX/Cox 引脚那样的特殊引脚。 因此、如果 LV3222将丢失嵌入式时钟、LOCK 信号将被禁用、并且 RxOUT[31:0]变为三态。

显示的数据被异步处理。 屏幕上未显示正确的图片。 LV3222将再次完成重新同步、显示的数据仍是同步的。 屏幕上显示错误数据。 因此、如果用户使用

DS92LV3221/3222 SERDES、HSYNC 和 VSYNC 数据必须与串行数据一起发送、像素数据必须由接收器侧的外部逻辑同步。 我的理解是否正确?

感谢您的快速回复。

此致、

Michi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Michi、

    1)是、如果 DS92LV2422丢失嵌入式时钟、则会禁用锁定、并且根据选择的 OSS_SEL、输出将置于高阻态或 L (请参阅数据表的表7)。

    2) 2)再次说明您的理解是正确的。 DS92LV3221/DS92LV3222可在2个 LVDS 串行通道上传输32位数据、但没有 DS92LV2421/DS92LV2422等其他用于 hysnc 和 vsync 的位。

    此致、
    Ryan