This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS25BR440:未使用引脚的端接

Guru**** 2387080 points
Other Parts Discussed in Thread: DS25BR440
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/608274/ds25br440-termination-of-unused-pin

器件型号:DS25BR440

您好、Extart。

我们应该如何对未使用的引脚执行终端处理?
我想对以下引脚进行 kwow 介绍。

・输入(PIN#:1、2、4、5、6、7、9、10)
・输出(PIN 码:29、28、27、26、24、23、22、21)
・EQ (PIN#:40、39、11、12)
・PE (PIN 号:31、20、19、18)
・PWDN (PIN#:35、20、19、18)
・LOS (PIN#:14、37、36、13)
・PWDN (PIN#:38)
・VDD (PIN#:3、8、15、25、30)

很抱歉要问你很多问题。
我的客户问我这个问题。 我不知道该怎么做。
请帮帮我。

此致。

Ryuji

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryuji、

    不可能所有引脚都未使用。  以下是对 DS25BR440的建议。

    VDD -使用所有引脚。  请勿将这些引脚中的任何一个保持未连接状态。  还建议使用局部去耦。

    PWDN (38) -通常、如果是静态的、该引脚连接到 VDD ;如果需要控制、则该引脚可从可编程逻辑驱动到1/0电平。

    PWDNn (18、19、20、35)-通常通过弱上拉电阻器拉至 VDD。

    LOSn (13、14、36、37)-通常连接到相关的 PWDNn 输入。

    OUT -如果未使用、则保持未连接状态。

    EQ -拉至1/0。 请勿保持未连接状态。

    PE -拉至1/0。 请勿保持未连接状态。

    INN -保持未连接状态、确保 LOSn 连接到 PWDNn

    此致、

    Lee

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Lee - San、

    非常感谢您的回答!

    Ryuji
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Lee - San、

    抱歉。
    我有疑问。

    >PWDN (38)-如果是静态的、该引脚通常连接到 VDD;如果需要控制、则该引脚可从可编程逻辑驱动到1/0电平。

    如果不需要1/0逻辑控制、PIN#38被接至 VDD。
    对吧? 没问题吧?

    此致、
    Ryuji