This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TCA9534:有关5V IO 容差的问题

Guru**** 2471270 points
Other Parts Discussed in Thread: TCA9534

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/650939/tca9534-question-about-5v-io-tolerance

器件型号:TCA9534

您好!

我在这个论坛上阅读了有关 TCA9534的一些文章、但我仍然对是否理解有疑问

IO 引脚的5V 容差正确。

我计划在1.8V 环境中使用一些 TCA9534。 所有引脚都应用作输出以设置不同的引脚

器件。 6个引脚驱动1.8V 逻辑、但2个引脚必须连接 到3.3V 和5V 器件。

现在我不确定是否可以使用该器件进行管理。 在数据表中、它指出了 IO 引脚可耐受5V 电压。

但是,我怀疑产出的情况是否确实如此。 (关于功能方框图)。

如果3.3V 和5V 引脚配置为输出记录值、是否正常工作? 低和

如果是对数。 如果引脚配置为输入,则为高电平,前提是有一个上拉至3.3V 和5V 的电压?

如果是,这是否是一个节省的解决方案?

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Robert、

    "但我怀疑产出的情况是否确实如此。 (关于功能方框图)。"

    -我想在此澄清一下、5V 容差意味着 I/O 端口可以安全地接受高达5V 的电压、而不会损坏器件(假设流入这些引脚的电流符合数据表规格)。

    "如果3.3V 和5V 引脚配置为输出值记录的输出、是否正常工作? 低电平、用于对数情况。 如果引脚配置为输入,则为高电平,前提是有一个上拉至3.3V 和5V 的电压?"

    -让我们考虑5V 的情况、因为它更大。 当输出设置为低电平时、FET (连接到 GND)将导通、并且将有一条连接到 GND 的低阻抗路径。 您将需要在5V 电源轨上有一个上拉电阻器、以确保流入端口的电流不超过建议的值(25mA)。

    在输出为高电平时、连接到 Vcc 的 FET 应关断、因为 Vgs 应大于栅极电压(假设 FET 为 NFET)、从而使 FET 充当高阻抗。

    如果端口配置为输入、则不会出现任何问题、因为器件的输入为高阻抗。

    "如果是,这是否是一个节省的解决方案?"
    只要您牢记输出设置为低电平时允许的最大电流、并且不超过5.5V、您就应该可以正常工作。

    谢谢、
    -Bobby
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    非常感谢您的回答。
    现在我相当平静。
    此致
    Robert