This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMH1983:关于 LockStepSize 的问题

Guru**** 2470720 points
Other Parts Discussed in Thread: LMH1983

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/649685/lmh1983-question-about-lockstepsize

器件型号:LMH1983

您好!

我的客户对用于 LMH1983的 LockStepSize 有一些疑问。

[第1季度]

LockStepSize 是否有推荐值?

或者、请告诉我如何决定。

[第2季度]

D/S 中对其进行了如下描述

 LockStepSize 寄存器设置在 VC_LPF 引脚上仍允许的变化量
 器件锁定的情况。

 如果对 LMH1983的引用具有大量抖动、则器件
 可能无法声明锁定、因为 LockStepSize 设置得太低。

我们无法理解其含义。

请详细介绍锁定检测逻辑。

[第3季度]

他们在 LockStepSize = 0x08的情况下对其进行了测试。

其测试结果如下。

PLL1锁:72件

PLL1解锁:5件

其中一个 PLL1解锁样本被 LockStepSize=0x01锁定。

这意味着什么?

此致、

Hiroshi Katsunaga

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Hiroshi-San、您好、

    我的一位同事支持 LMH1983、但他不在办公室、我目前正在提供帮助。

    请允许我提供一些背景资料并回答您的问题。 当 CLOCK1 PLL 处于锁定状态时、VCXO 频率(或其倍数)与基准频率完全相同。 如果基准频率上没有抖动或漂移、并且 VCXO 没有漂移、
    然后、系统将继续运行、无需对 VCXO 上的控制线进行任何调整。 如果基准上存在抖动、则 PLL 将向环路滤波器提供正脉冲和负脉冲、以尝试保持 VCXO 跟踪基准。 如果 PLL 失锁、则 PLL 将生成许多脉冲、尝试将 VCXO 驱动到适当的频率。 LMH1983中的锁定检测电路声明 NOLOCK
    如果指定周期内发出的脉冲数超过特定阈值。 LOCK_STEP_SIZE 寄存器指定 LMH1983计数脉冲的时间段、以 HSYNC 脉冲为单位进行测量、LOCK_THRESHOLD 寄存器指定在此期间内可以预期且器件仍被视为锁定的最大脉冲数。 如果输入信号上有大量抖动、
    脉冲数可能会超过 LOCK_THRESHOLD、在这种情况下、即使 PLL 仍处于锁定状态、NOLOCK 也将保持有效。 数据表解释的是、为了使锁定确定时间最快、您需要使用1 (查看脉冲的最短时间)加载 lock STEP_SIZE、并使用31 (数量较大)加载 LOCK_THRESHOLD、这表明即使存在显著的活动、 器件应声明锁定。

    此致、Nasser
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Nasser - San、

    感谢您的快速响应和清晰的评论。
    好的、我理解您的所有评论。
    我将与我的客户分享您的意见。

    感谢您的合作。

    此致、
    Hiroshi Katsunaga