This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDS96:LVDSVCC/PLLVCC 滤波要求和未使用的 LVDS 输入建议

Guru**** 2390755 points
Other Parts Discussed in Thread: DS90CF366

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/706089/sn65lvds96-lvdsvcc-pllvcc-filtering-requirements-and-unused-lvds-input-recomendations

器件型号:SN65LVDS96
主题中讨论的其他器件:DS90CF366

我正在研究一个我们可以重复使用的旧设计。 我看到 LVDS 和 PLL 电源引脚的 FB 滤波。 我认为这可能是从 TI 演示板原理图中复制的。 有趣的是、数据表中没有针对这些引脚的说明、要求、建议或信息。 我已成功地检查了其他文档。 这些引脚上的滤波器是否有任何要求?

在同一设计中、我看到我们没有使用某些 LVDS 输入。 它们保持未连接(悬空)。 通道的输出接地。 是这样吗? 同样、数据表也不提供任何内容。

一般而言、我不得不说、我对这些器件的数据表有所了解、我对 TI 的期望要高得多。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Dave、

    尽管数据表中没有将其规定为要求、但通常最好为 LVDS 和 PLL 电源引脚提供良好的电源滤波。 建议在每个 VCC (VCC、PLL VCC、LVDS VCC)和接地层之间使用三个并联去耦电容器(表面贴装形式的多层陶瓷类型)。 μF 值为0.1 μ F、0.01 μ F 和0.001 μ F、μF μF 电容器尺寸为0402。

    关于未使用的引脚、您可以参考数据表中的等效输入/输出原理图:

    查看这些情况、可以将未使用的 LVDS 输入保持断开状态、因为内部上拉电阻器会将两个通道拉至 Vcc。 但是、由于这会将输出置于不确定状态、因此最好将这些通道的输出保持断开状态、而不是接地。  

    您是否希望在新设计中使用此器件? 我同意数据表不太令人满意、但请注意、上次更新是在2006年。 我建议改用 DS90CF366、因为它(相对较新)、并且数据表更符合您要求的信息。

    此致、

    I.K.