This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] HD3SS3220:高速差分信号规则

Guru**** 2540720 points
Other Parts Discussed in Thread: HD3SS3220

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/704708/hd3ss3220-high-speed-differential-signal-rules

器件型号:HD3SS3220

在数据表中,它指出:-

"在 BGA 分接之后,使高速差分信号远离 SoC,因为内部状态转换期间产生的高电流瞬变很难滤除"

我已将 HD3SS3220设计为直接在 Type C USB 连接器和 FTDI FT601芯片之间进行多路复用。 如何将此建议应用于我的方案??? (我的配置中没有相关的 BGA 或 SoC)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Shmuel

    这是数据表中的通用语句。 由于 HD3SS3220和 FT601不是 BGA 封装、因此它不适用于这种特殊情况。 有关 HD3SS3220和 Type C 连接器之间的布局示例、请参阅第10.2节。 如果需要、您可以向我发送布局文件(Allegro 格式)以供审核。

    谢谢

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的快速回复