This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867CR:MDIO 访问

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/723872/dp83867cr-mdio-access

器件型号:DP83867CR

你(们)好

客户表示 MDIO 无法读取 PHY 地址和其他数据。

释放复位。

我们应首先检查设计中的哪些内容?

请给我们评论吗?

贝斯特雷加兹

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    1.客户是否尝试读取0到31之间的所有 phy 地址?
    2.如果 PHY 复位后、您应该会在 RX_CLK 上看到时钟(2.5MHz)

    用于读取 MDIO 的接口是什么?

    此致、
    GET
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Geet

    感谢你的答复。

    PHY MDC/MDIO 具有与 FPGA 的接口。

    当他们确认 FPGA 的初始化后、问题就迎刃而解。
    但出现了另一个问题。

    未观察到 RX_CLK。

    如果自举引脚在目标电压范围内、我将重新检查它们。

    如果问题未得到解决、让我进行更新。

    贝斯特雷加兹