This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TCA9509:需要更多详细信息

Guru**** 2510305 points
Other Parts Discussed in Thread: TCA9509, TCA9802

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/723528/tca9509-need-more-details

器件型号:TCA9509
主题中讨论的其他器件: TCA9802

大家好、

我的顶级客户之一是考虑使用 TCA0509代替 PCA9509/P (NXP)。 在 PCA9509/P 的数据表中、有一条语句如下所示-"支持仲裁并在中继器上拉伸时钟"。 TCA9509的数据表中未提及这一点。 您能否澄清一下我们的器件是否也支持这一点。  

此外、理想情况下、我的客户更喜欢使用其他一些机制来了解信号的方向性、而不是像图1所示将 SDA 拉至 TCA9509卷。 我们是否有任何与 TCA9509类似的器件可以实现这一点。

此致、

Praveen GD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Praveen、

    TCA9509还可支持时钟扩展、前提是拉伸时钟的器件驱动的"低"电平低于器件的"VILC "规格。 (请注意、此限制适用于具有静态电压偏移的"A"侧。 另请注意、数据表的第10.1节中提到了这一点、因此您可能需要参考该信息以了解更多详细信息。)

    如果客户需要缓冲/重新驱动信号、但希望避免低电平上的电压偏移、则可能需要考虑 TCA9802器件(或此系列中的其他器件)。 它使用基于电流的方向检测机制、而不是基于电压的方法、这允许输出低电压接近0V。下面是一个应用手册、更详细地介绍了这一点和其他优势:

    www.ti.com/.../slva878.pdf

    如果您有任何疑问、请告诉我。

    此致、
    最大
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Ma:

    我们还有一个有关 TCA9509的查询、
    TCA9509的 Aside 端口上的器件的电压(最大值)为0.18V、如果您在此处看到任何问题、请告知我。
    :由设备驱动的扩展时钟的电平低于设备的"VILO"规范:

    此致、
    Praveen GD
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Praveen、您好!
    只要 A 侧的任何器件将总线拉至低于 VILC 最小值、它就会将低电平传输至 B 侧。
    -弗朗西斯·胡德
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Praveen、您好!
    我只想明确地说、您可能必须调整上拉电阻器、以确保其低于 VILC。
    -弗朗西斯·胡德
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Francis、

    您能解释一下如何使用上拉电阻器实现这一点吗?
    如您所知、一侧器件的体积(最大值)为180mV、而 VILC (最小值)为110mV。 根据数据表、电压应小于 VILC (110mV)。
    请将此视为优先级。

    此致、
    Praveen GD

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Praveen、您好!

    您将必须找出 与静态电压偏移连接的从器件或主器件的下拉 FET 的强度(导通电阻或 RDSon)。  通常、这是通过将 VOL 最大值除以定义的 IOL 来完成的。  这本质上是下拉 FET 的最大 Rdson。  然后、您只需执行一个简单的电阻分压器公式、其中中电压与 Vilc 的电压相同。  然后重新计算可维持该 Vilc 的最低上拉电阻值。  它类似于 Rp (mi)的计算方式、但使用 Vilc 而不是 VOL (max)。  

    以下是上拉电阻器计算的应用手册:

    I2C 总线上拉电阻计算 

    请记住、上拉值与 SCL 和 SDA 都相关。

    请告诉我这是否不清楚。

    -Francis